業(yè)界首個(gè)統(tǒng)計(jì)引擎提高網(wǎng)絡(luò)處理器周期90%
——
IDT 首席技術(shù)官兼系統(tǒng)技術(shù)公司副總裁 Michael Miller 表示:“該統(tǒng)計(jì)引擎的推出是 IDT 將對(duì)系統(tǒng)級(jí)應(yīng)用的理解與我們的各種技術(shù)結(jié)合起來(lái),提供增值解決方案來(lái)改善性能和成本效益的一個(gè)進(jìn)步。用戶希望設(shè)計(jì)一個(gè)支持目前信息包處理器的 10G(OC-192)邊沿/接入/城域路由器,而在支持?jǐn)?shù)以百萬(wàn)計(jì)的用戶群實(shí)現(xiàn)傳輸速率方面會(huì)遇到困難。這種路由器需要區(qū)分服務(wù),而且需要用一個(gè)單處理器保證傳輸速率的服務(wù)質(zhì)量和服務(wù)水平,這種設(shè)計(jì)幾乎是不可能的
。IDT 的統(tǒng)計(jì)引擎可防止處理器單元在限制性的外部總線訪問(wèn)過(guò)程中的產(chǎn)生的停滯,將有助于用戶應(yīng)對(duì)系統(tǒng)性能方面的挑戰(zhàn)?!?nbsp;
邊沿和接入設(shè)備必須跟蹤數(shù)千計(jì)的用戶流動(dòng),這是今天的 NPU 和 ASIC所不能滿足的存儲(chǔ)需求,因此需要片外存儲(chǔ)。隨著今天內(nèi)部處理元件運(yùn)行速度逐漸超過(guò) 1GHz,為了進(jìn)行流量統(tǒng)計(jì)而延遲每個(gè)信息包的多個(gè)外部多時(shí)鐘讀取周期的成本是非常昂貴的。這種延遲往往需要處理器線程進(jìn)行上下文交換,進(jìn)一步增加了復(fù)雜性和管理費(fèi)用,可能導(dǎo)致設(shè)計(jì)預(yù)算超支。IDT 統(tǒng)計(jì)引擎采用一種集成的 64 位算術(shù)邏輯單元(ALU)可卸載高達(dá) 800 的額外數(shù)據(jù)通道處理器周期(每 64 位計(jì)數(shù)器更新一次),使統(tǒng)計(jì)計(jì)算所需的網(wǎng)絡(luò)處理器周期提高 90%。這樣可使設(shè)計(jì)者提高信息包處理的傳輸速率,并實(shí)現(xiàn)深層的信息包檢查,以支持新型基于 IP 的服務(wù)。
ALU采用增強(qiáng)的多端口存儲(chǔ)器單元架構(gòu)使統(tǒng)計(jì)引擎利用一個(gè)創(chuàng)新的已申請(qǐng)專利的“發(fā)后不理(fire-and-forget)”操作來(lái)更新多個(gè)計(jì)數(shù)器?!鞍l(fā)后不理”是一種原子操作,可取代傳統(tǒng)的讀取/修改/寫入順序,使處理器能在每個(gè)時(shí)鐘周期內(nèi)訪問(wèn)和更新多達(dá) 4 個(gè)計(jì)數(shù)器?!鞍l(fā)后不理”功能分好處在于可以使 QDR-II 帶寬提高達(dá) 87%。該特性特別適用于依賴傳統(tǒng)的和耗時(shí)的編碼方法的軟件設(shè)計(jì)者。
IDT 統(tǒng)計(jì)引擎增強(qiáng)的多端口存儲(chǔ)單元架構(gòu)也有助于保證需要每 5 納秒進(jìn)行多個(gè)統(tǒng)計(jì)更新的低延時(shí)統(tǒng)計(jì)操作的一致性,適用于 10G 及 10G 以上的傳輸速率??膳渲玫?nbsp;64/32位ALU對(duì)于需要將現(xiàn)有的 32 位操作升級(jí)到 64 位操作的系統(tǒng)是非常有用的,而不會(huì)影響性能。這些可配置選項(xiàng)使用戶可選擇 512K 32 位計(jì)數(shù)器或 256K 64 位計(jì)數(shù)器,可有效地分配片上存儲(chǔ)資源,滿足結(jié)算和計(jì)費(fèi)等系統(tǒng)應(yīng)用需求。
由于統(tǒng)計(jì)引擎是一種單芯片、現(xiàn)成的應(yīng)的解決方案,板卡設(shè)計(jì)者意識(shí)到了該產(chǎn)品帶來(lái)的降低系統(tǒng)成本和板卡的復(fù)雜性,以及快速上市時(shí)間的好處。此外,該器件的雙脈沖x18 QDR-II SRAM 的“蚌殼”能力可以簡(jiǎn)化板卡設(shè)計(jì),并滿足網(wǎng)絡(luò)系統(tǒng)中出現(xiàn)的標(biāo)準(zhǔn)化趨勢(shì)。
IDT 統(tǒng)計(jì)引擎以 576 引腳、符合RoHS的倒裝芯片封裝供貨。該產(chǎn)品現(xiàn)已提供樣品。
評(píng)論