飛思卡爾推出64位QorIQ平臺擴大針對多核處理器的高性能產品組合
業(yè)內預測,全球互聯(lián)網流量在未來5年內將增長4倍,這需要網絡設備管理更多的連接和用戶,而且網絡流量的多樣性也在大幅擴展。同時,服務供應商希望網絡設備制造商能夠提供可產生超大帶寬能力同時降低資本和運營支出的通訊設備。
本文引用地址:http://butianyuan.cn/article/112031.htm為了幫助原始設備制造商和服務供應商迎接這些挑戰(zhàn),飛思卡爾半導體推出了新的基于Power Architecture技術的64位QorIQ平臺,采用e5500內核技術,專用于網絡、企業(yè)存儲、安全設備、數(shù)據中心和航空航天/國防領域的下一代高端控制和數(shù)據平面應用。最初推出的包含e5500技術的產品是單核64位P5010和雙核64位P5020處理器。
e5500架構的性能是飛思卡爾e500內核的兩倍,它的設計頻率高達2.5GHz。它基于e500內核技術,可以運行在64位或32位模式,支持傳統(tǒng)的軟件,同時可輕松地過渡到64位處理。
除了驅動P5級產品,64位e5500內核還將成為未來幾代QorIQ架構中的一份子。新的內核實現(xiàn)了諸多改進,包括支持多核SoC實施方案,以及異構多核處理器(將StarCore和Power Architecture技術整合在同一個器件中)。
在e5500 64位內核上的技術進步,實現(xiàn)了集成度和性能的獨特結合,在非常低的功率范圍內達到了非常高的性能水平,為嵌入式能效設定了一個基準。飛思卡爾的新e5500平臺,開辟了多核性能的新水平,將驅動下一代網絡解決方案。
e5500技術特性
e5500技術基于Power架構指令集(ISA)v2.06,并可與未來版本的QorIQ產品兼容,它具有以下特性:
一個亂序執(zhí)行的7級流水線;
64GB的更高平面尋址內存空間 ;
高性能經典浮點單元(FPU)支持IEEE 754浮點運算 ;
混合32位模式,支持傳統(tǒng)的軟件,并過渡到64位架構 ;
L1緩存,背面L2緩存加上共享L3緩存。
新的64位e5500平臺再一次表明了飛思卡爾為控制平面應用以30W的功耗提供更高性能的承諾。憑借其64位P5產品和新的P3級32位四核心產品,飛思卡爾正在實現(xiàn)其QorIQ路線圖,為未來的幾代嵌入式多核處理器奠定基礎。
QorIQ P5020和P5010通訊處理器
新的P5020和P5010處理器使飛思卡爾為新一代嵌入式控制平面應用提供最高的單線程性能。隨著頻率擴展到2.2GHz,P5020以30 W的功率提供令人印象深刻的13200 DMIPs。兩款器件引腳均與P3與P4平臺產品兼容,提供從2.2 GHz內核到4個和8個1.5 GHz內核的無縫擴展。
P5020和P5010器件采用45nm工藝技術制造,含有新的知識產權。一個RAID 5/6引擎加速了存儲應用的奇偶校驗計算,是企業(yè)級存儲區(qū)域網絡(SAN)和企業(yè)NAS網絡存儲解決方案的理想之選。升級后的串行RapidIO(1.3版+ 2.1)支持更高的帶寬,而信息管理器引入了對類型9(數(shù)據流)事務處理的支持,提高了類型11(報文)事務處理。P5020還提供集成的SATA 2.0和PCI - E Gen 2控制器、10 Gigabit以太網,5x SGMII/2.5 Gbps SGMII/2.5,和兩個帶集成PHY的USB 2.0,為網絡、工業(yè)和數(shù)據中心應用提供了理想的高度集成的高性能處理器。
評論