新聞中心

EEPW首頁(yè) > 手機(jī)與無(wú)線(xiàn)通信 > 新品快遞 > 賽普拉斯推出吞吐量最高互連器件

賽普拉斯推出吞吐量最高互連器件

——
作者: 時(shí)間:2006-02-16 來(lái)源: 收藏
新型FullFlexTM雙端口可提供高達(dá)250MHz的速度、
72位的總線(xiàn)寬度、DDR能力和高達(dá)36Mb的緩沖區(qū)

半導(dǎo)體公司(Cypress Semiconductor)于今天宣布推出當(dāng)今世界最高的雙端口系列。這種FullFlexTM新型器件提供了36Gbps的最大,與性能最為接近的競(jìng)爭(zhēng)產(chǎn)品相比高出了50%。它們是業(yè)界首批采用90nm工藝技術(shù)制造的器件,而且是那些需要進(jìn)行高級(jí)處理的應(yīng)用(例如:無(wú)線(xiàn)、圖像處理、儀表和SAN/WAN市場(chǎng))的理想選擇。

FullFlex器件既可以用作處理器間通信存儲(chǔ)器,也可以用作單處理器伴隨存儲(chǔ)器。當(dāng)被用作伴隨存儲(chǔ)器時(shí),該器件可提供36Gbps的專(zhuān)用存儲(chǔ)帶寬,而不受系統(tǒng)讀/寫(xiě)比率的影響。當(dāng)被用于處理器間通信時(shí),其豐富的內(nèi)置功能簡(jiǎn)化了電路板設(shè)計(jì),并為實(shí)現(xiàn)處理器之間的高帶寬數(shù)據(jù)傳輸創(chuàng)造了條件。

公司數(shù)據(jù)通信部的產(chǎn)品市場(chǎng)經(jīng)理Sohin Chinoy說(shuō):“通過(guò)把雙端口的速度和與簡(jiǎn)單存儲(chǔ)器的架構(gòu)靈活性和可擴(kuò)縮性結(jié)合起來(lái),Cypress的FullFlex系列重新定義了雙端口互連器件的作用。由于該器件系列能夠輕松處理數(shù)據(jù)流,并允許將設(shè)計(jì)力量重新分配給項(xiàng)目的其他領(lǐng)域,因而在系統(tǒng)設(shè)計(jì)中提供了有形的價(jià)值。”

FullFlex器件的最大工作速度為250MHz,是業(yè)界最快的。該系列據(jù)稱(chēng)是業(yè)界唯一的72位總線(xiàn)寬度雙端口器件系列,提供了與64位處理器的簡(jiǎn)易互操作性,而且還包括36位和18位器件。新型FullFlex產(chǎn)品提供了高達(dá)36Mb的密度,并且是目前唯一具有雙倍數(shù)據(jù)速率(DDR)能力的雙端口互連器件,因此能夠在保持現(xiàn)有引腳數(shù)目不變的情況下實(shí)現(xiàn)系統(tǒng)吞吐量的倍增。

公司數(shù)據(jù)通信部執(zhí)行副總裁Dinesh Ramanathan說(shuō):“Cypress在雙端口互連器件領(lǐng)域擁有屢創(chuàng)第一的歷史,并且,由于率先采用了90nm制造工藝,因而使這一歷史得以延續(xù)。FullFlex系列充分印證了Cypress做出的繼續(xù)致力于互連器件和緩沖存儲(chǔ)器市場(chǎng)的承諾,并標(biāo)志著一個(gè)即將推出、令人興奮的產(chǎn)品線(xiàn)的首批產(chǎn)品的正式面市,旨在進(jìn)一步服務(wù)于我們的客戶(hù)?!?

FullFlex系列基于Cypress前幾代FLEX系列雙端口器件所取得的成功,它采取了一條占板面積兼容型過(guò)渡途徑。這使得從前的系統(tǒng)設(shè)計(jì)師能夠利用現(xiàn)今的豐富功能。FullFlex雙端口器件是利用Cypress的90nm工藝開(kāi)發(fā)而成的,從而實(shí)現(xiàn)了較低的成本和較高的密度。這些器件在簡(jiǎn)化設(shè)計(jì)(借助集成眾多新型功能的方法)的同時(shí)獲得了高速度和高吞吐量:

• 可變阻抗匹配 —— 簡(jiǎn)化了設(shè)計(jì),并通過(guò)在I/O驅(qū)動(dòng)器上自動(dòng)執(zhí)行阻抗調(diào)節(jié)(以抵消環(huán)境變化的影響)的方法免除了采用多個(gè)阻抗匹配電阻器的需要。
• 確定性存取控制 —— 通過(guò)在發(fā)生數(shù)據(jù)沖突的情況下提供受控的確定性反饋來(lái)縮短處理延遲并簡(jiǎn)化系統(tǒng)的故障檢修。
• 可選I/O標(biāo)準(zhǔn) —— 可使設(shè)計(jì)師實(shí)現(xiàn)處理器與不同I/O信令標(biāo)準(zhǔn)的無(wú)縫連接,每個(gè)端口都支持3.3V LVTTL、2.5V/1.8V LVCMOS和1.4V至1.9V eHSTL。
• 回波時(shí)鐘 —— 為出站數(shù)據(jù)提供伴隨參考時(shí)鐘,從而避免了由板上寄生效應(yīng)所造成的數(shù)據(jù)捕獲延遲,并提高了工作效率。
• DDR模式 —— 通過(guò)允許在上升沿和下降沿上對(duì)數(shù)據(jù)進(jìn)行定時(shí),使得給定總線(xiàn)寬度條件下的系統(tǒng)吞吐量倍增(也可把所需的總線(xiàn)寬度減半,以維持給定的吞吐量)。

供貨和定價(jià)
    目前,密度范圍為36Mbit~0.5Mbit的FullFlex雙端口互連器件已開(kāi)始供應(yīng)樣片,預(yù)計(jì)將于2006年4月達(dá)產(chǎn)。采用484引腳PBGA封裝的FullFlex互連器件具有72位總線(xiàn)寬度,而采用256引腳FBGA封裝的FullFlex器件具有36位或18位總線(xiàn)寬度。它們可通過(guò)配置來(lái)提供36、18、9或4Gbps的最大吞吐量。以10000片為批量時(shí),4Mb器件的起售單價(jià)低于50美元。


關(guān)鍵詞: 互連器件 賽普拉斯 吞吐量

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉