新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > Altera發(fā)布28nm器件系列產(chǎn)品

Altera發(fā)布28nm器件系列產(chǎn)品

—— 為業(yè)界提供全面的器件選擇
作者: 時間:2011-01-25 來源:電子產(chǎn)品世界 收藏

  為滿足用戶的多種設(shè)計需求,公司今天發(fā)布其28-nm器件系列產(chǎn)品,為業(yè)界提供最全面的器件選擇。在Cyclone V和Arria V FPGA新系列、最新擴(kuò)展的以及此前發(fā)布的HardCopy V ASIC系列中為用戶提供突出不同產(chǎn)品優(yōu)勢的解決方案。

本文引用地址:http://www.butianyuan.cn/article/116437.htm

  受益于與業(yè)界優(yōu)秀用戶的常年密切合作,能夠深入理解從最大帶寬到最低功耗等多種應(yīng)用對性能、特性和功耗的特殊需求。在這一28-nm系列產(chǎn)品中,Altera發(fā)揮了收發(fā)器技術(shù)、產(chǎn)品體系結(jié)構(gòu)、知識產(chǎn)權(quán)(IP)集成和工藝技術(shù)優(yōu)勢,提供最佳解決方案,幫助每一用戶解決各種設(shè)計難題。Altera通過以下技術(shù)突出多樣性優(yōu)勢:

  · 收發(fā)器——Altera在每一28-nm器件系列性能范圍內(nèi)進(jìn)一步優(yōu)化其成熟可靠的業(yè)界最佳收發(fā)器技術(shù)。Altera的28-nm器件支持速率從600 Mbps到28 Gbps的收發(fā)器。

  · 產(chǎn)品體系結(jié)構(gòu)——在性能和效率上進(jìn)行了優(yōu)化的片內(nèi)存儲器;硬核和軟核存儲器控制器,支持所需的應(yīng)用帶寬功耗和成本需求;在性能上進(jìn)行了優(yōu)化的高端、中端和低成本I/O。

  · IP集成——為滿足用戶的成本、功耗和性能需求,Altera增強(qiáng)了多種系統(tǒng)級IP,例如,PCI Express(PCIe) Gen2 x1和x4、PCIe Gen3 x8、Interlaken、40G/100G和100 Gigabit以太網(wǎng)(100GbE)。

  · 工藝技術(shù)——為能夠有效的服務(wù)于多種應(yīng)用,Altera在高端產(chǎn)品系列()和HardCopy V ASIC上采用了TSMC 28-nm高性能(28HP)工藝技術(shù),在低成本(Cyclone V FPGA)和中端(Arria V FPGA)系列產(chǎn)品上采用了TSMC的28-nm低功耗(28LP)工藝技術(shù)。Altera還利用28LP工藝,在成本、性能和低功耗上達(dá)到最佳平衡。在高端采用28HP工藝技術(shù)對于實現(xiàn)高端應(yīng)用需要的內(nèi)核和收發(fā)器性能非常關(guān)鍵。

  對于電機(jī)控制、顯示和軟件無線電等對低功耗和電路板空間要求較高的應(yīng)用,Altera的Cyclone V FPGA系列是理想選擇。相對于前一代器件,Cyclone V系列總功耗降低了40%,提供工作速率高達(dá)5 Gbps的12個收發(fā)器,增強(qiáng)PCIe Gen2 x1模塊,以及支持LPDDR2、移動DDR和DDR3外部存儲器的硬核存儲器控制器。

  針對需要在成本、低功耗和高性能上達(dá)到平衡的應(yīng)用,例如,遠(yuǎn)程射頻單元、演播合成器和10G/40G線路卡,Altera推出其Arria V FPGA系列。Arria V FPGA系列器件含有工作速率高達(dá)10 Gbps的收發(fā)器,支持DDR3外部存儲器的硬核存儲器控制器,以及含有精度可變DSP模塊的高效脈動有限沖擊響應(yīng)(FIR)濾波器,相對于前幾代器件,總功耗降低了40%。

  系列滿足了多種寬帶應(yīng)用需求,例如,高級LTE基站、高端RF卡和軍用雷達(dá)等。Altera擴(kuò)展了Stratix V系列的功能,以支持不斷增長的市場需求。Stratix V GX FPGA的收發(fā)器最大數(shù)據(jù)速率增加到了14.1 Gbps,以支持新出現(xiàn)的高速協(xié)議,包括FiberChannel 1600等。而且,Stratix V GX FPGA在單芯片中密度提高到了1百10萬邏輯單元(LE),進(jìn)一步幫助用戶提高了集成度。HardCopy V ASIC拓展了Altera在NRE、低風(fēng)險收發(fā)器ASIC上的領(lǐng)先優(yōu)勢。與以前的HardCopy ASIC器件相比,HardCopy V ASIC提高了收發(fā)器、I/O和內(nèi)核邏輯的性能;邏輯和存儲器集成度也進(jìn)一步得到了提高。通過這些新功能,HardCopy V ASIC現(xiàn)在支持需要低功耗、低成本、產(chǎn)品要求提高抗單事件干擾(SEU)能力的多種應(yīng)用。

  為滿足用戶對提高設(shè)計效能的需求,Altera 28-nm器件系列將由Quartus II開發(fā)軟件提供支持,這是可編程邏輯業(yè)界在CPLD、FPGA和HardCopy ASIC設(shè)計上性能和效能首屈一指的軟件。Quartus II軟件新的Qsys系統(tǒng)級集成工具簡化了IP集成,可以使用業(yè)界多種嵌入式處理器,包括增強(qiáng)ARM CortexA9 MPCore。

  Altera公司產(chǎn)品和企業(yè)市場副總裁Vince Hu評論說:“Altera認(rèn)識到每一設(shè)計都有其獨特性,用戶需要功能合適的解決方案,其性能滿足自己的特殊需求,而且還能夠突出自己的優(yōu)勢。在28-nm系列產(chǎn)品中,Altera利用其在關(guān)鍵領(lǐng)域的長期投入,例如,收發(fā)器設(shè)計、系統(tǒng)級IP、設(shè)計工具以及與TSMC所做的工藝優(yōu)化等,為業(yè)界提供了最全面的解決方案。”



關(guān)鍵詞: Altera Stratix V FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉