新聞中心

EEPW首頁 > 消費電子 > 新品快遞 > 飛利浦采用 65納米低功耗 CMOS 工藝

飛利浦采用 65納米低功耗 CMOS 工藝

——
作者: 時間:2006-03-15 來源: 收藏
實現(xiàn)一次成功的消費產(chǎn)品 SoC

飛利浦的 SoC 采用低功耗設(shè)計技術(shù),為消費產(chǎn)品提供豐富的多媒體體驗和卓越的易用性

飛利浦公司宣布已成功實現(xiàn)一次成功的65納米片上系統(tǒng)(SoC),可以滿足諸如 3G 手機(jī)和高性能液晶電視在內(nèi)的下一代移動多媒體和家庭娛樂產(chǎn)品對復(fù)雜設(shè)計的需求,從而鞏固了自己在消費產(chǎn)品應(yīng)用低功耗 CMOS 技術(shù)上的領(lǐng)先地位。

飛利浦的新芯片是第一個真正面向消費產(chǎn)品、65納米低功耗 CMOS 工藝的SoC,采用具有 IEM™(智能能量管理)技術(shù)的 ARM1176JZF-S™ 處理器、512 K 字節(jié)高速低功耗可擦寫存儲器(scratch-pad memory)、高速通信端口以及關(guān)鍵模擬IP塊。它被設(shè)計為一個平臺,來揭示下一代消費產(chǎn)品將能夠提供哪些豐富的多媒體體驗以及直觀而簡單的操作。它已經(jīng)成為飛利浦公司正在進(jìn)行的新型65納米CMOS SoC高級開發(fā)階段的核心。

飛利浦半導(dǎo)體公司高級副總裁兼首席技術(shù)官Ren


關(guān)鍵詞: 單片機(jī)

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉