SoCIP 2011成功落幕
具有3280萬門的SoC/ASIC原型系統(tǒng)
本文引用地址:http://butianyuan.cn/article/121391.htm2011年4月,S2C公司發(fā)布了最大容量的SoC/ASIC原型系統(tǒng),即基于4個Altera Stratix IV 820 FPGA的Quad S4 TAI Logic Module。Quad S4 TAI Logic Module能夠容納高達3280萬門的設計并且擁有S2C第4代原型系統(tǒng)的所以優(yōu)點,包括電源管理機制、冷卻機制、噪聲屏蔽和方便的SD卡下載等。
“這是對我們2010年6月首次發(fā)行的第4代技術的擴展。僅僅9個月時間我們已經(jīng)交付100多套基于第4代Altera Stratix的雙FPGA和單FPGA S4 TAI Logic Module,我們很高興提供新的Quad S4來幫助設計者完成更大更復雜的SoC/ASIC設計原型搭建。原型的性能上能夠接近真實系統(tǒng)性能,這一點對目前的設計流程非常關鍵。只有這樣,SoC硬件驗證才能與軟件開發(fā)同步并在實際情況中得以驗證。但是,搭建/獲得一個滿足應用、性能要求的多顆FPGA平臺存在很多困難,更困難的是,客戶往往還需要原型平臺能夠提供可靠和簡單的方式把設計分割到多顆FPGA設計并支持跨FPGA的調(diào)試。由于這些難以解決的困難的存在,許多項目經(jīng)理并不愿意選擇原型。Quad S4 TAI Logic Module設計可以解決這些所有問題,另外,S2C發(fā)布的TAI Player Pro 4.1軟件的已經(jīng)能夠支持跨越4個FPGA的設計分割。”陳睦仁先生說到。
突破性進展的新產(chǎn)品Verification Module
2011年6月,S2C公司宣布他們已經(jīng)開發(fā)了一種原型驗證產(chǎn)品,即TAI Verification Module(專利申請中)。它允許使用者通過一條x4 PCIe Gen2通道到連接FPGA原型中的用戶設計和用戶的電腦,使得用戶能夠使用大量數(shù)據(jù)和測試向量對FPGA原型中的用戶設計進行快速驗證?;贏ltera Stratix-4 GX FPGA的TAI Verification Module將Altera的SignalTap Logic Analyzer集成到了S2C的TAI Player軟件中,它能支持在多個FPGA進行RTL級別調(diào)試。這項創(chuàng)新的技術在設計編譯過程中建立了多組,每組480個probe,從而使用戶能在不需要進行冗長的FPGA重新編譯的情形下在多個FPGA中查看數(shù)以千計的RTL級probe。
陳睦仁先生說:“從2003年起,我們就一直和客戶緊密合作。我們注意到許多客戶都想把他們PC端大量的測試數(shù)據(jù)傳送給基于FPGA的原型或者將基于FPGA的原型測試結果傳送回PC。此外,多數(shù)客戶運用FPGA廠商的工具來進行驗證調(diào)試,而且在最近,更多客戶使用新的第三方工具。FPGA廠商工具的一大限制就是其一次只允許客戶調(diào)試一次FPGA。這對于單一FPGA解決方案還是比較適宜的,但是對于多FPGA解決方案——比如我們于2011年4月發(fā)布的最新32.8M門的4 FPGA Quad S4 TAI LM來說局限性則是非常大的。我們帶來的Verification Module技術能通過一條x4 PCIe Gen 2通道使基于FPGA的原型和用戶的驗證環(huán)境達到雙向快速的數(shù)據(jù)傳送。TAI Verification Module也能允許用戶同時查看多顆FPGA發(fā)來的信號。”
S2C S4 TAI Verification Module提供了三種使用方式:Verification Mode(驗證模式)、Debug Mode(調(diào)試模式)及Logic Mode(邏輯模式)。驗證模式使用SCE-MI或定制的C-API通過一條x4-lane PCIe Gen2通道實現(xiàn)海量數(shù)據(jù)和PC之間的傳輸。在調(diào)試模式中,S4 TAI Verification Module通過使用Altera SignalTap且同時保持用戶的RTL名實現(xiàn)了多個FPGA的同步調(diào)試。在邏輯模式中,用戶能原型化一個設計,其容量能達到3.6M門。Verification Module中所有的調(diào)試和驗證設置都在TAI Player Pro中完成。
評論