新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Altera率先實現(xiàn)28-nm FPGA與PLX技術(shù)公司PCIe Gen3交換機的互操作

Altera率先實現(xiàn)28-nm FPGA與PLX技術(shù)公司PCIe Gen3交換機的互操作

—— 與PLX技術(shù)公司PCIe Gen3交換機的互操作
作者: 時間:2011-12-13 來源:電子產(chǎn)品世界 收藏

  公司今天宣布,成功實現(xiàn)28-nm Stratix V GX 與PLX技術(shù)公司ExpressLane PCI Express (PCIe) Gen3的互操作。Stratix V GX 具有硬核PCIe Gen3 IP模塊,是目前發(fā)售的能夠與PCIe Gen3交換機實現(xiàn)互操作的唯一一款

本文引用地址:http://butianyuan.cn/article/126935.htm

  元器件市場資深總監(jiān)Patrick Dorsey評論說:“業(yè)界性能最好的28-nm FPGA與業(yè)界第一款PCIe Gen3交換機實現(xiàn)互操作后,用戶能夠?qū)⒕性谠O(shè)計問題上,而不是器件之間電信號兼容性的驗證問題,因此,顯著縮短了開發(fā)時間。在高性能前沿應(yīng)用中,Stratix V中的硬核PCIe Gen 3 IP模塊減少了對邏輯資源的占用,同時提高吞吐量,降低功耗。”

  Stratix V FPGA具有四個硬核PCIe Gen3 x8 IP模塊。PCIe Gen3 IP模塊支持x1、x2、x4和x8通路配置,每個通路傳送速率高達8-Gbps,與前一版本的Gen2 x8相比,使用Gen3 x8通路,吞吐量提高了兩倍。與相應(yīng)的軟核實施方案相比,Stratix V FPGA中的PCIe IP硬核模塊節(jié)省了100,000多個邏輯單元。硬核PCIe Gen3 IP模塊將PCIe協(xié)議堆棧嵌入到FPGA中,包括收發(fā)器模塊、物理層、數(shù)據(jù)鏈路層和會話層。Stratix V FPGA的PCIe Gen3 IP面向PCIe基本規(guī)范Rev 3.0、2.x和1.x。

  PLX市場和業(yè)務(wù)開發(fā)副總裁David Raun評論說:“在輔助支撐系統(tǒng)的開發(fā)過程中,Stratix V GX FPGA與PLX PCIe Gen3交換機的互操作性非常關(guān)鍵,我們很高興看到這樣的領(lǐng)先企業(yè)開發(fā)Gen3產(chǎn)品。PLX于2010年率先推出業(yè)界的第一款PCIe Gen3硅片,目前仍然是唯一發(fā)售Gen3交換機的公司,已經(jīng)準(zhǔn)備好為這一迅速發(fā)展的市場提供服務(wù)。”

  PCIe Gen3是業(yè)界最流行的高速互聯(lián)最新技術(shù),PLX交換機在服務(wù)器、存儲和通信平臺上突破創(chuàng)新,提高端口數(shù)量,支持功能更強大、更新的設(shè)計。PLX Gen3系列產(chǎn)品包括11個器件,有12至48個通路,以及3到18個端口,為開發(fā)提供更多的配置。目前PLX提供所有器件。

  Altera的28-nm器件系列——為滿足特殊設(shè)計需求而定制

  Altera的28-nm FPGA系列是業(yè)界最全面的器件產(chǎn)品,定制滿足用戶的各種設(shè)計需求。該系列通過其Arria® V、Cyclone V和Stratix V FPGA系列以及HardCopy V ASIC系列,為用戶提供清晰的差異化解決方案。在工藝技術(shù)、體系結(jié)構(gòu)、收發(fā)器技術(shù)和硬核知識產(chǎn)權(quán)(IP)模塊上加大投入,設(shè)計人員采用該系列產(chǎn)品滿足自己的成本、性能和低功耗需求,而且縮短開發(fā)時間,減小工作量。

交換機相關(guān)文章:交換機工作原理




關(guān)鍵詞: Altera FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉