新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 業(yè)界動(dòng)態(tài) > 新思使創(chuàng)意電子ARM處理器頻率達(dá)到1GHz

新思使創(chuàng)意電子ARM處理器頻率達(dá)到1GHz

—— 能同時(shí)降低設(shè)計(jì)時(shí)程的風(fēng)險(xiǎn)
作者: 時(shí)間:2011-12-15 來(lái)源:半導(dǎo)體制造 收藏

  日前,科技與創(chuàng)意電子宣布,創(chuàng)意電子采用科技Galaxy.實(shí)作平臺(tái)(Implementation Platform) 中的關(guān)鍵工具IC Compiler,讓ARM. Cortex.-A9 MPCore.雙核心處理器達(dá)到超過(guò)1 GHz頻率效能。科技的高效能Galaxy設(shè)計(jì)實(shí)作解決方案,能以最低功耗達(dá)到超過(guò)1 GHz頻率的效能,同時(shí)降低設(shè)計(jì)時(shí)程的風(fēng)險(xiǎn)。

本文引用地址:http://butianyuan.cn/article/127015.htm

  創(chuàng)意電子總經(jīng)理賴俊豪表示:“身為彈性客制化IC領(lǐng)導(dǎo)廠商,我們服務(wù)的客戶需要面對(duì)競(jìng)爭(zhēng)激烈的智能電子產(chǎn)品市場(chǎng)。對(duì)客戶而言,效能、功耗和上市時(shí)程是勝出的關(guān)鍵。而利用新思科技的先進(jìn)工具技術(shù),結(jié)合我們?cè)谙冗M(jìn)工藝和低功耗設(shè)計(jì)上的專業(yè)能力,得以強(qiáng)化我們的服務(wù)并滿足客戶需求。”

  創(chuàng)意電子設(shè)計(jì)服務(wù)處處長(zhǎng)李宏俊表示:“在設(shè)計(jì)高階處理器時(shí),我們?cè)谔岣邥r(shí)鐘頻率上,曾面臨到許多挑戰(zhàn),而促使我們采用IC Compiler。搭配新思科技Design Compiler. 的拓樸繪圖技術(shù)(topographical),IC Compiler的快速設(shè)計(jì)收斂功能可協(xié)助我們達(dá)成目標(biāo)頻率并及時(shí)投片。在40奈米及28奈米高階處理器固化上,我們已經(jīng)統(tǒng)一采行IC Compiler解決方案。”

  即將應(yīng)用于高階數(shù)字電視芯片, 規(guī)模達(dá)到500萬(wàn)邏輯閘, 內(nèi)含雙內(nèi)核的ARM Cortex-A9處理器,是采用臺(tái)積電40奈米低功耗制程,在未使用超電壓(overdrive voltage)的情況下,變異最大制程條件(worst process corner)的時(shí)鐘頻率仍可達(dá)到1 GHz,而一般制程條件則可達(dá)1.3 GHz。創(chuàng)意電子使用新思科技Galaxy實(shí)作方法,克服了為達(dá)到上述時(shí)鐘頻率與功耗水平所衍生的設(shè)計(jì)挑戰(zhàn),其中包括:

  高效能設(shè)計(jì)深受存貯器擺設(shè)位置的影響,常使得存貯器與處理器之間所需的資料存取時(shí)間很難達(dá)到預(yù)期頻率。

  為達(dá)到較佳頻率與可繞線度(routability),使用寄存器庫(kù)(register bank)時(shí)必須仰賴結(jié)構(gòu)性置放技術(shù)的支援。

  當(dāng)芯片使用率超過(guò)80%時(shí),必須從一開始就考量時(shí)序(timing)與繞線壅塞(congestion),并整合設(shè)計(jì)綜合(synthesis)到布局與布線(place and route)所有步驟。

  時(shí)脈偏離(skew)與推遲(latency)仰賴良好的時(shí)脈分配網(wǎng)絡(luò)。

  創(chuàng)意電子的Galaxy實(shí)作流程重點(diǎn)包括:

  通過(guò)Design Compiler 拓樸繪圖技術(shù)為IC Compiler實(shí)體實(shí)作(physical implementation)創(chuàng)造較佳的初始網(wǎng)表(netlist)。

  利用IC Compiler之宏指令放置設(shè)計(jì)規(guī)劃技術(shù)及物理數(shù)據(jù)路徑技術(shù),達(dá)成最佳的寄存器庫(kù)置放。

  使用PrimeTime.達(dá)成實(shí)作與靜態(tài)時(shí)序分析 (static timing analysis)間的緊密關(guān)聯(lián)性,以達(dá)到高效能、低功耗及符合預(yù)期的結(jié)果。

  新思科技設(shè)計(jì)實(shí)作事業(yè)群資深副總裁暨總經(jīng)理Antun Domic表示:「就高效能處理器設(shè)計(jì)而言,新思科技的IC Compiler是業(yè)界廣為認(rèn)可的使用工具。我們持續(xù)不斷的精進(jìn)優(yōu)化以提供高時(shí)鐘頻率、同時(shí)消耗最低功耗的技術(shù)。此次與創(chuàng)意電子的合作,在流片過(guò)程中成功地達(dá)到超過(guò)1 GHz頻率的效能,顯見我們的技術(shù)帶來(lái)致勝的結(jié)果?!?/p>



關(guān)鍵詞: 新思 ARM處理器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉