新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于瑞薩QzROM單片機(jī)的EFT抗干擾措施

基于瑞薩QzROM單片機(jī)的EFT抗干擾措施

作者:宋秀敏,卜建平 時(shí)間:2012-02-09 來源:電子產(chǎn)品世界 收藏

  單片機(jī)介紹

本文引用地址:http://butianyuan.cn/article/128754.htm

  是應(yīng)用了經(jīng)過細(xì)微化處理的PROM技術(shù)的可編程存儲(chǔ)器。單片機(jī)是指搭載了新型存儲(chǔ)器QzROM的瑞薩單片機(jī)(圖1),廣泛應(yīng)用于照相機(jī)、便攜式設(shè)備、家電及民用設(shè)備等。

  EFT概念

  EFT(電快速瞬變脈沖群,如圖2)是由電路中的感性負(fù)載斷開時(shí)產(chǎn)生。特點(diǎn)是一連串的脈沖,對(duì)電路的影響比較大,可造成(單片機(jī))程序跑飛、死機(jī)、復(fù)位等情況。由于一連串的脈沖可以在電路的輸入端產(chǎn)生累積效應(yīng),使干擾電平的幅度最終超過電路噪聲門限。

  當(dāng)脈沖串的每個(gè)脈沖相距很近時(shí),電路的電容沒有足夠時(shí)間放電,就又開始新的充電,容易達(dá)到較高的電平。所以脈沖串的周期越短對(duì)電路影響越大。

  EFT抗干擾措施,主要介紹三類方法:

  1.優(yōu)化PCB(印制電路板)布線

  •在元件布局方面,需優(yōu)先放置(單片機(jī))、時(shí)鐘、復(fù)位電路;將元器件劃分不同的功能模塊,合理擺放各模塊位置,調(diào)整元器件角度,縮短總布線長(zhǎng)度。

  •在布線寬度、布線間隙方面,盡量用更粗的布線寬度和布線間隙,減少在干擾下導(dǎo)線上的電壓對(duì)信號(hào)的影響,同時(shí)減少各個(gè)布線間的干擾。

  •在地線、電源線布置方面:盡量將、時(shí)鐘、復(fù)位電路的地線、電源線與其他功能分離開來,低頻時(shí)注意覆銅的放置,應(yīng)盡量縮短布線長(zhǎng)度。

存儲(chǔ)器相關(guān)文章:存儲(chǔ)器原理




關(guān)鍵詞: QzROM MCU

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉