新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 新品快遞 > ADI推出高速模數(shù)轉(zhuǎn)換器簡(jiǎn)化FPGA應(yīng)用設(shè)計(jì)

ADI推出高速模數(shù)轉(zhuǎn)換器簡(jiǎn)化FPGA應(yīng)用設(shè)計(jì)

—— 這款旗艦產(chǎn)品為FPGA系統(tǒng)中的模擬信號(hào)鏈設(shè)計(jì)提供了一種新的高度集成方法
作者: 時(shí)間:2012-10-21 來(lái)源:慧聰網(wǎng) 收藏

  通信基礎(chǔ)設(shè)施、成像設(shè)備、工業(yè)儀器儀表、防務(wù)電子和其它多通道、需要大量數(shù)據(jù)的系統(tǒng)要求數(shù)據(jù)轉(zhuǎn)換級(jí)提供越來(lái)越寬的分辨率和越來(lái)越高的采樣率。并行接口的物理布局限制和串行LVDS(低壓差分信號(hào))方法的比特率限制目前給設(shè)計(jì)人員帶來(lái)了技術(shù)障礙。

本文引用地址:http://butianyuan.cn/article/137931.htm

  AD9250 ADC的串行接口方案通過(guò)單通道或雙通道鏈路提供高達(dá)5 Gbps的采樣率。使用兩個(gè)串行通道可支持250 MSPS全速雙通道模數(shù)轉(zhuǎn)換數(shù)據(jù)速率,單個(gè)通道則用于支持較低的采樣率。

  Xilinx Inc.等高性能FPGA供應(yīng)商,已在其最新一代產(chǎn)品中片內(nèi)集成JESD204B SerDes(串行化器/解串器)端口。針對(duì)模擬信號(hào)鏈的這種端到端無(wú)縫連接方案可簡(jiǎn)化PCB布局,加快原型開(kāi)發(fā),使產(chǎn)品更快上市?! ?/p>

 

  Xilinx無(wú)線業(yè)務(wù)部高級(jí)總監(jiān)Sunil Kar表示:“Xilinx全力支持JEDEC JESD204B標(biāo)準(zhǔn),并且正在努力加快采用數(shù)據(jù)轉(zhuǎn)換器串行化互連技術(shù),目前所做的就是提供高質(zhì)量、靈活、可擴(kuò)展、可編程的IP來(lái)與AD9250等高速數(shù)據(jù)轉(zhuǎn)換器接口。Xilinx目前提供的JEDEC JESD204B IP支持Subclass 0、1、2功能,線路速率最高可達(dá)10.3 GBPS,通道寬度范圍為1倍到8倍。這些技術(shù)進(jìn)步有利于促進(jìn)系統(tǒng)模塊化,降低成本和復(fù)雜度,增強(qiáng)新一代無(wú)線和有線網(wǎng)絡(luò)的功能與容量。”

  公司高速部產(chǎn)品線總監(jiān)Kevin Kattmann表示:“公司的這款旗艦產(chǎn)品為FPGA系統(tǒng)中的模擬信號(hào)鏈設(shè)計(jì)提供了一種新的高度集成方法。雙通道14位ADC AD9250具備無(wú)與倫比的寬帶信號(hào)處理性能,其簡(jiǎn)化的接口為軟件定義無(wú)線電和醫(yī)療超聲領(lǐng)域的下一代FPGA應(yīng)用掃清了設(shè)計(jì)障礙。對(duì)于許多系統(tǒng)設(shè)計(jì)師來(lái)說(shuō),實(shí)現(xiàn)高性能模擬信號(hào)鏈所面對(duì)的I/O挑戰(zhàn)現(xiàn)在有了一個(gè)精巧的解決方案。”

  有關(guān)雙通道14位250 MSPS ADC AD9250的更多信息

  AD9250轉(zhuǎn)換器的JESD204B串行接口將每個(gè)IC所需高速差分輸出數(shù)據(jù)路徑的數(shù)目從多達(dá)28個(gè)減至2個(gè)。每個(gè)上電周期以及經(jīng)過(guò)鏈路重新同步事件后,其Subclass 1確定性延遲功能都是可重復(fù)的。此功能在以下應(yīng)用中很重要:分集無(wú)線電系統(tǒng)和儀器儀表、TD-SCDMA / WCDMA / LTE(尤其是2R2T >8R8T演進(jìn))等多模式數(shù)字接收機(jī)應(yīng)用、雷達(dá)/防務(wù)電子、醫(yī)療成像系統(tǒng)、電纜基礎(chǔ)設(shè)施以及通用軟件無(wú)線電。

  雙通道14位250 MSPS ADC AD9250主要特性和性能

  • 具有Subclass 1確定性延遲的JESD204B編碼串行數(shù)字輸出
  • 信噪比(SNR):70.6 dBFS(185 MHz輸入,250 MSPS)
  • 無(wú)雜散動(dòng)態(tài)范圍(SFDR):88 dBc(185 MHz輸入,250 MSPS)
  • 中頻采樣頻率最高達(dá)400 MHz
  • 95 dB通道隔離/串?dāng)_
  • 低功耗和小封裝尺寸

  評(píng)估套件

  AD9250-250EBZ (250 MSPS)、AD9250-170EBZ (170 MSPS)和AD6673-250EBZ DUT板,與輔助高速數(shù)據(jù)采集卡HSC-ADC-EVALDZ,構(gòu)成AD9250的完整評(píng)估系統(tǒng),它針對(duì)信號(hào)性能進(jìn)行了優(yōu)化。采集到的數(shù)據(jù)可以利用筆記本電腦和免費(fèi)軟件VisualAnalog™進(jìn)行分析。為了與FPGA開(kāi)發(fā)平臺(tái)兼容,DUT板可以使用CVT-ADC-FMC-INTPZB FMC內(nèi)插器連接器。

cvt相關(guān)文章:cvt原理




關(guān)鍵詞: ADI 模數(shù)轉(zhuǎn)換器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉