新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > SoC系統(tǒng)設(shè)計--具有X86到ARM二進制翻譯和執(zhí)行功能

SoC系統(tǒng)設(shè)計--具有X86到ARM二進制翻譯和執(zhí)行功能

作者: 時間:2012-07-02 來源:網(wǎng)絡(luò) 收藏

是一種直接程序的技術(shù),能夠把一種處理器上的程序到另外一種處理器上。它使得不同處理器之間的二進制程序可以很容易的相互移植,擴大了硬件/軟件的適用范圍,有助于打破處理器和支持軟件之間的相互扼制的局面。二進制翻譯技術(shù)的優(yōu)點為:不需要重編譯源碼就可以實現(xiàn)軟件從舊平臺到新平臺的移植;快速為新機器提供軟件,包括移植操作和編譯器;充分利用新機器的特性優(yōu)化代碼;減少培訓(xùn)費用,因為使用的是相同的軟件,所以不必在新平臺上重新培訓(xùn)員工;降低了多平臺軟件的費用。

本文引用地址:http://www.butianyuan.cn/article/148816.htm

  1 SOC架構(gòu)

  1.1 處理器的確定

  通用處理器與硬件邏輯是的主流架構(gòu)。在一些需要大量數(shù)據(jù)處理的應(yīng)用中,這樣的架構(gòu)并不能滿足要求。實際上,由于不同的任務(wù)在很大程度上互相獨立運行,可以將內(nèi)在并行性的任務(wù)分解為緊密聯(lián)系的子任務(wù),不同的內(nèi)核可以執(zhí)行不同的子任務(wù),多核架構(gòu)在1個周期內(nèi)可以執(zhí)行多個指令。這種并行處理使得整個的性能與使用單核處理器串行處理相同任務(wù)相比,有了很大改進。另外,多核架構(gòu)可以復(fù)用現(xiàn)有的單核處理器作為處理器核心,從而可以縮短設(shè)計和驗證周期,節(jié)省開發(fā)成本,符合設(shè)計的基本思路。多核架構(gòu)是未來發(fā)展的一個趨勢。

  該設(shè)計采用雙核架構(gòu),采用當(dāng)代流行的處理能力較好的處理器7TDMI-S和926EJ-S,ARM內(nèi)核最大的優(yōu)勢在于高速度、低功耗。

  ARM7TDMl-s3級流水線結(jié)構(gòu),支持Win-dows CE,Linux等操作。ARM926EJ-S是ARM公司在2000年推出的最強大的ARM9處理器,實現(xiàn)5級流水,它與外部通信接口為雙AHB總線結(jié)構(gòu),即指令A(yù)HB總線和數(shù)據(jù)AHB總線。該設(shè)計中ARMTDMI-S主要負責(zé)控制、操作系統(tǒng)平臺和任務(wù)的調(diào)度。ARM926EJ-S則主要負責(zé)各種任務(wù)的執(zhí)行。

  1.2 使用的總線標(biāo)準(zhǔn)

  由于SoC中集成了大量的IP核,設(shè)計的關(guān)鍵在于如何實現(xiàn)各IP模塊之間的互連。目前,SoC中IP核的互連一般采用總線結(jié)構(gòu),通過消息通信。

  采用ARM公司的AHB與APB為片上總線。AMBA總線體系結(jié)構(gòu)是當(dāng)前SoC體系設(shè)計結(jié)構(gòu)設(shè)計的開放標(biāo)準(zhǔn),由于AMBA被越來越多的公司采用,已迅速成為SoC結(jié)構(gòu)和IP庫開發(fā)的標(biāo)準(zhǔn)。

  在具體實現(xiàn)時,采用AHB加APB的兩級總線結(jié)構(gòu)。AHB用來支持高速設(shè)備,支持多主從設(shè)備。多個主設(shè)備之間通過仲裁機制保證優(yōu)先級,從設(shè)備通過地址譯碼機制被選中,并響應(yīng)主設(shè)備發(fā)起的總線事務(wù)。APB用支持基于寄存器訪問的低速設(shè)備。AHB與APB兩條總線通過總線橋連接在一起,實現(xiàn)兩條總線之間的協(xié)議轉(zhuǎn)換。圖1為SoC的系統(tǒng)結(jié)構(gòu)框圖。

  


  1.3 各IP在系統(tǒng)中的

  除了兩個處理器外,SoC中各IP核如下:翻譯模塊:實現(xiàn)將指令翻譯成為ARM指令的功能。

  SMI:外部存儲與微處理器之間的橋梁,支持RoM作為系統(tǒng)的非易失性存儲介質(zhì),支持片外SRAM作為系統(tǒng)的外圍高速存儲。

  中斷控制器:用來支持系統(tǒng)內(nèi)部與外部的中斷控制,如中斷電平/邊沿觸發(fā)、中斷電平極性與中斷使能等。

  Internal Memory:片內(nèi)SRAM,大小為1 KB,但可以通過修改Verilog的描述來改變其大小。

  Default Slave:用于當(dāng)master訪問未定義的地址空間時,給出一個應(yīng)答信號。

  Retry Slave:是一個可以產(chǎn)生重試回應(yīng)及等待命令的slave范例,若需要類似的模組,可以利用它來完成。

  Watchdog:保證系統(tǒng)安全的監(jiān)控模塊,軟件需在預(yù)定的時間內(nèi)訪問相應(yīng)的寄存器,否則硬件將產(chǎn)生內(nèi)部信號自動復(fù)位。

  GPIO控制器:用來支持擴展外設(shè),拓寬SoC的使用范圍。

  RemapPause:主要分成兩個處理單元,前者負責(zé)控管地址是否重新對應(yīng)的機制,后者負責(zé)管理系統(tǒng)的省電模式。

  TImer:定時器,支持捕獲、Matchout輸出、外部時鐘驅(qū)動。

  2 到ARM二進制翻譯模塊

  該設(shè)計使用的翻譯模塊通過編寫Verilog HDL實現(xiàn),能將部分指令翻譯成ARM指令,實現(xiàn)了某些X86應(yīng)用程序到ARM架構(gòu)的移植。圖2為解碼器內(nèi)部結(jié)構(gòu)圖。

  

  該翻譯模塊首先從ROM中取出X86指令,翻譯成ARM指令后存人RAM中,所有指令翻譯完成后,翻譯模塊產(chǎn)生一個終端,使處理器執(zhí)行RAM中的指令。即所有指令先翻譯完成,處理器才執(zhí)行,該翻譯過程屬于靜態(tài)二進制翻譯。其中Decoder是整個解碼模塊的核心,負責(zé)翻譯指令。Decoder模塊采用有限狀態(tài)機控制數(shù)據(jù)通路的方式實現(xiàn).根據(jù)指令的功能和尋址方式進行狀態(tài)分類,然后輸出ARM指令。例如,把寄存器尋址的算術(shù)指令可分為一類:


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉