嵌入式軟件跟蹤調(diào)試技術(shù)的研究與設(shè)計(jì)
2 跟蹤優(yōu)化方案一
2.1 物理緩存管理機(jī)制
物理緩存管理機(jī)制采用含跟蹤頭、跟蹤信息內(nèi)容和跟蹤尾的跟蹤信息幀格式,在跟蹤源數(shù)據(jù)相互被打斷的過程中不考慮跟蹤信息的完整性,按照打斷的優(yōu)先級(jí)順序?qū)⒏櫺畔懭敫櫨彺妗8櫺畔懭雸?chǎng)景如圖3所示。任務(wù)1跟蹤信息寫入跟蹤信息緩存過程中,被高級(jí)中斷/定時(shí)器打斷。高級(jí)中斷/定時(shí)器將其跟蹤信息頭寫入當(dāng)前寫指針處,直至整條跟蹤信息寫入完成。任務(wù)1獲得執(zhí)行權(quán),其未寫完的跟蹤信息緊接著高級(jí)中斷/定時(shí)器跟蹤信息尾部寫入,直至整條跟蹤信息寫入完成。本文引用地址:http://butianyuan.cn/article/149589.htm
2.2 傳輸控制機(jī)制
實(shí)時(shí)跟蹤系統(tǒng)通過串口進(jìn)行PC端和ARM子系統(tǒng)之間的通信,傳輸控制單元描述了PC端和ARM子系統(tǒng)之間的通信流程,它采用DMA總線控制器進(jìn)行跟蹤信息搬移。DMA是一種不經(jīng)過ARM處理器的CPU而直接從內(nèi)存中存取數(shù)據(jù)的數(shù)據(jù)交換模式。在DMA模式下,CPU只需向DMA總線控制器下達(dá)指令,使其處理數(shù)據(jù)的傳送,接收數(shù)據(jù)傳送完畢的反饋信息,從而大大減輕了CPU資源占有率。傳輸控制單元采取DMA同步中斷發(fā)送跟蹤信息,每次以等長(zhǎng)字節(jié)傳輸,將跟蹤信息搬移至串口發(fā)送寄存器中,再通過配置串口發(fā)送寄存器,將跟蹤信息發(fā)送至PC端解析顯示單元。
評(píng)論