新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于DDR NAND閃存的高性能嵌入式接口設(shè)計(jì)

基于DDR NAND閃存的高性能嵌入式接口設(shè)計(jì)

作者: 時(shí)間:2011-05-24 來源:網(wǎng)絡(luò) 收藏

摘要:介紹了一種最新 技術(shù),它突破了傳統(tǒng) Flash 50 MHz的讀寫頻率限制,提供更好的讀寫速度,以適應(yīng)高清播放和高清監(jiān)控等高存儲(chǔ)要求的應(yīng)用。分析該新型軟硬件方法。
關(guān)鍵詞: ;NAND Flash;1080P;

隨著Android手持多媒體電子消費(fèi)產(chǎn)品的風(fēng)行,高畫質(zhì)監(jiān)控系統(tǒng)的普及,1080P全高清支持已成為各種多媒體設(shè)備未來占領(lǐng)市場的必備武器,目前許多產(chǎn)品對1080P實(shí)時(shí)解碼已突破并實(shí)現(xiàn),但在1080P實(shí)時(shí)編碼方面還是寥寥無幾,其中一個(gè)重要因素是帶寬太大,當(dāng)今流行的存儲(chǔ)設(shè)備NAND Flash已以達(dá)到要求。在此情況下,存儲(chǔ)器生產(chǎn)商開發(fā)出新一代設(shè)備 NAND。

1 DDR NAND閃存的特性
與傳統(tǒng)的48腳NAND Flash引腳定義不同,DDRNAND閃存不再分別劃分讀時(shí)鐘(RE#)和寫時(shí)鐘(WE#),而是將讀寫合為1個(gè)時(shí)鐘,即CLK,而用W/R引腳的高低來區(qū)分這次是讀操作還是寫操作,如圖1所示。數(shù)據(jù)I/O也改為正負(fù)雙沿采集的DQ數(shù)據(jù)線。如圖1中DDR NAND閃存部分所示,各引腳功能說明如下:
CE1#~CE4#:片選信號,低為使能。一個(gè)48腳的物理NAND Flash片子最多能同時(shí)包含(封裝)4個(gè)NAND Flash。
CLE:命令鎖存使能信號,高為使能。
ALE:地址鎖存使能信號,高為使能
CLK:時(shí)鐘信號。
W/R#:區(qū)分讀寫操作信號,高為寫,低為讀。
DQ0~DQ7:數(shù)據(jù)/地址/命令復(fù)用數(shù)據(jù)線。
R/B1#~R/B4#:NAND狀態(tài)信號線。
VCC,VCCQ:接電源。
VSS,VSSQ:接地。
R:無定義。

本文引用地址:http://butianyuan.cn/article/150710.htm

a.jpg

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)

上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉