新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 高速DSP系統(tǒng)的電路板級(jí)電磁兼容性設(shè)計(jì)

高速DSP系統(tǒng)的電路板級(jí)電磁兼容性設(shè)計(jì)

作者: 時(shí)間:2010-10-22 來(lái)源:網(wǎng)絡(luò) 收藏

  (4)環(huán)路電感上的高頻壓降構(gòu)成共模輻射源,并通過(guò)外接電纜產(chǎn)生共模輻射。

  通常地層上的隔縫不是在分地時(shí)、有意識(shí)地加上的,有時(shí)隔縫是因?yàn)榘迳系倪^(guò)孔過(guò)于接近而產(chǎn)生的,因此在PCB中應(yīng)盡量避免該種情況發(fā)生。

  電源線的布置要和地線結(jié)合起來(lái)考慮,以便構(gòu)成特性阻抗盡可能小的供電線路。為了減小供電用線的特性阻抗,電源線和地線應(yīng)該盡可能的粗,并且相互靠近,使供電回路面積減到最小,而且不同的供電環(huán)路不要相互重疊。在集成芯片的電源腳和地腳之間要加高頻去耦電容,容量為O.01~O.1μF,而且為了進(jìn)一步提高電源的去耦濾波的低頻特性,在電源引入端要加上1個(gè)高頻去耦電容和1個(gè)1~10μF的低頻濾波電容。

  在多層中,電源層和地層要放置在相鄰的層中,從而在整個(gè)上產(chǎn)生一個(gè)大的PCB電容消除噪聲。速度最快的關(guān)鍵信號(hào)和集成芯片應(yīng)當(dāng)布放在臨近地層一邊,非關(guān)鍵信號(hào)則布放在靠近電源層一邊。因?yàn)榈貙颖旧砭褪怯脕?lái)吸收和消除噪聲的,其本身幾乎是沒(méi)有噪聲的。

  2.3 信號(hào)線的布置

  不相容的信號(hào)線之間能產(chǎn)生耦合干擾,所以在信號(hào)線的布置上要把它們隔離,隔離時(shí)采取的措施有:

  (1)不相容信號(hào)線應(yīng)相互遠(yuǎn)離,不要平行,分布在不同層上的信號(hào)線走向應(yīng)相互垂直,這樣可以減少線間的電場(chǎng)和磁場(chǎng)耦合干擾;

  (2)信號(hào)線特別是時(shí)鐘線要盡可能的短,必要時(shí)可在信號(hào)線兩邊加隔離地線;

  (3)信號(hào)線的布置最好根據(jù)信號(hào)流向順序安排,一個(gè)電路的輸入信號(hào)線不要再折回輸入信號(hào)線區(qū)域,因?yàn)檩斎刖€與輸出線通常是不相容的。

  當(dāng)數(shù)字信號(hào)的傳輸延時(shí)時(shí)間Td>Tr(Tr為信號(hào)的脈沖上升時(shí)間)時(shí),應(yīng)考慮阻抗匹配問(wèn)題。因?yàn)殄e(cuò)誤的終端阻抗匹配將會(huì)引起信號(hào)反饋和阻尼振蕩。通常線路終端阻抗匹配的方法有串聯(lián)源端接法、并聯(lián)端接法、RC端接法、Thevenin端接法4種。

  (1)串聯(lián)源端接法

  圖3為串聯(lián)源端接電路。

  

串聯(lián)源端接電路 www.elecfans.com

  源端阻抗Zs和分布在傳輸線上的阻抗Zo之間,加上源端接電阻Rs,用來(lái)完成阻抗匹配,Rs還能吸收負(fù)載的反饋。這里的Rs必須離源端盡可能的近,理論上應(yīng)為Rs=Zo-Zs中的實(shí)數(shù)值。一般Rs取15~75Ω。

  (2)并聯(lián)端接法

  圖4為并聯(lián)端接電路。附加1個(gè)并聯(lián)端電阻Rp,這樣Rp與ZL并聯(lián)后就與Zo相匹配。這個(gè)方法需要源驅(qū)動(dòng)電路來(lái)驅(qū)動(dòng)一個(gè)較高的電流,能耗很高,所以在功耗小的中不適用。

  

并聯(lián)端接電路 www.elecfans.com

  (3)RC端接法

  圖5為RC端接電路。該方法類(lèi)似于并聯(lián)端接電路,但引入了電容C1,此時(shí)R用于提供匹配Zo的阻抗。C1為R提供驅(qū)動(dòng)電流并過(guò)濾掉從傳輸線到地的射頻能量。因此與并聯(lián)端接方法相比,RC端接電路需要的源驅(qū)動(dòng)電流更少。R和C1的值由Zo,Tpd(環(huán)路傳輸延遲)和終端負(fù)載電容值Cd決定。時(shí)間為常數(shù),RC=3Tpd,其中R∥ZL=Zo,C=C1∥Cd。

  

RC端接電路 www.elecfans.com

  (4)Thevenin端接法

  圖6為T(mén)hevenin端接電路。該電路由上拉電阻R1和下拉電阻R2組成,這樣就使邏輯高和邏輯低與目標(biāo)負(fù)載相符。其中,R1和R2的值由R1∥R2=Zo決定,R1+R2+ZL的值要保證最大電流不能超過(guò)驅(qū)動(dòng)電路容量。

  

Thevenin端接電路 www.elecfans.com

  3 結(jié)語(yǔ)

  本文通過(guò)對(duì)電子產(chǎn)品電磁環(huán)境的分析,確定高速中產(chǎn)生干擾的主要原因,并針對(duì)這些原因,通過(guò)對(duì)高速的多層板布局、器件布局以及PCB布線等方面進(jìn)行分析,給出有效降低系統(tǒng)的干擾、提高性能的措施。從層次保證了高速DSP系統(tǒng)的有效性和可靠性。合理布局,減少噪聲,降低干擾,避開(kāi)不必要的失誤,對(duì)系統(tǒng)性能的發(fā)揮起到不可低估的作用。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉