新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 高通道密度的媒體與基帶處理器SP2704設(shè)計(jì)應(yīng)用

高通道密度的媒體與基帶處理器SP2704設(shè)計(jì)應(yīng)用

作者: 時(shí)間:2010-05-20 來源:網(wǎng)絡(luò) 收藏

是LSI第三代基于StarCore DSP的多核DSP和RISC CPU平臺(tái)。該款最新推出的旨在滿足下一代無線、有線以及企業(yè)基礎(chǔ)設(shè)施等各種對(duì)高、優(yōu)化成本和低功耗的要求。

本文引用地址:http://butianyuan.cn/article/151851.htm

這種異構(gòu)計(jì)算平臺(tái)專門針對(duì)低功耗和高進(jìn)行了精心優(yōu)化,能夠?yàn)檎Z音和視頻提供非常高的

StarPro 2704采用21mm×21mm的0.8mm球柵封裝,配套提供LSI處理套件,一款專門針對(duì)高密度、多應(yīng)用而精心優(yōu)化的綜合軟件庫。該軟件庫包含眾多組件,其中涵蓋無線和有線音頻編解碼器、視頻編解碼器、回聲抵消器與其他音質(zhì)增強(qiáng)(VQE)模塊、IP分組處理以及靈活高效的處理引擎。


圖1:媒體和結(jié)構(gòu)圖。

基于ARM11 MP處理器的分組處理子系統(tǒng)可執(zhí)行IP分組處理和路由,從而提供眾多系統(tǒng)控制計(jì)劃選項(xiàng)。DDR3存儲(chǔ)器控制器擁有大容量的共享系統(tǒng)內(nèi)存,可為外部存儲(chǔ)器提供全面的支持。穩(wěn)定可靠的外設(shè)集包括PCI Express、串行快速I/O(sRIO)、TDM和以太網(wǎng)接口等。通過基于多層ARM AXI主機(jī)總線的高性能總線矩陣可將DSP子系統(tǒng)、ARM子系統(tǒng)、系統(tǒng)存儲(chǔ)器和I/O連接在一起。該總線矩陣是一個(gè)高效率的縱橫制交換系統(tǒng)(crossbar switch),可提供144GB/s以上的總吞吐量。

該產(chǎn)品的其他特性包括:具有4個(gè)頻率為750MHz的StarCore SC3400e DSP子系統(tǒng),以及頻率為375MHz的雙核 ARM11 MP RISC 處理器。超高帶寬 DSP總線矩陣可用作媒體處理功能模塊的系統(tǒng)互連。硬件支持線速(wire-line speed)IP/UDP或者專有報(bào)頭處理(驗(yàn)證和分類)。包含6MB共享系統(tǒng)存儲(chǔ)器,帶有錯(cuò)誤檢測和糾正功能。除ARM內(nèi)核存儲(chǔ)器之外,所有存儲(chǔ)器上的糾錯(cuò)編碼(ECC)功能都支持奇偶檢驗(yàn)。具有兩個(gè)10/100/1000/2500Mb/s以太網(wǎng)MAC,TDM處理模塊通過6個(gè)串行端口進(jìn)行TDM 流量的多路復(fù)用和解多路復(fù)用。


圖2:媒體與處理器結(jié)構(gòu)圖。

采用兩個(gè)2通道DMAC在存儲(chǔ)器和外設(shè)之間進(jìn)行高效率的數(shù)據(jù)傳輸。通過協(xié)處理器連接端口可以直接高速接入其它的SP2704器件或協(xié)處理器,也可用作主機(jī)接口端口。通過32位DDR3外部存儲(chǔ)器接口可訪問DMA控制器和處理器。2個(gè)符合IEEE1149.1標(biāo)準(zhǔn)的JTAG端口可實(shí)現(xiàn)PPB和DSS子系統(tǒng)的片上仿真。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉