新聞中心

EEPW首頁(yè) > 手機(jī)與無(wú)線通信 > 設(shè)計(jì)應(yīng)用 > 基于AD9858的寬帶雷達(dá)信號(hào)源設(shè)計(jì)與實(shí)現(xiàn)

基于AD9858的寬帶雷達(dá)信號(hào)源設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2013-04-24 來源:網(wǎng)絡(luò) 收藏

摘要:給出一套的設(shè)計(jì)方案,它由組成,產(chǎn)生中心頻率為1 GHz,帶寬為800 MHz的。選用了AD公司高性能芯片,由FPGA實(shí)現(xiàn)加載DDS控制字,產(chǎn)生(200+50)MHz的基帶信號(hào)。將基帶信號(hào)進(jìn)行上變頻和倍頻,可輸出1 GHz±400 MHz的寬帶雷達(dá)信號(hào)。經(jīng)示波器和頻譜儀測(cè)試顯示,所設(shè)計(jì)的滿足設(shè)計(jì)要求。
關(guān)鍵詞:;;;;

0 引言
和窄帶雷達(dá)相比,寬帶雷達(dá)具有高的距離分辨率,可以獲取更多、更詳細(xì)的目標(biāo)信息,從而更好的完成目標(biāo)成像和識(shí)別。寬帶雷達(dá)主要應(yīng)用在合成孔徑或逆合成孔徑雷達(dá)成像中,寬帶雷達(dá)信號(hào)處理理論和技術(shù)還不成熟。在寬帶雷達(dá)背景下,目標(biāo)在徑向可分為多個(gè)距離單元,表現(xiàn)為多散射點(diǎn)模型?;夭ń?jīng)過匹配濾波處理后形成一維距離像,對(duì)于運(yùn)動(dòng)目標(biāo)而言,窄帶雷達(dá)可以采用相參積累或非相參積累來提高信噪比,而寬帶雷達(dá)在積累時(shí)間內(nèi)多周期回波存在跨距離單元走動(dòng),在速度很高時(shí),甚至在相鄰周期內(nèi)目標(biāo)的運(yùn)動(dòng)都會(huì)跨越一個(gè)距離單元,這大大影響了積累的效果。在寬帶雷達(dá)條件下,海雜波幅度概率密度函數(shù)有較長(zhǎng)的尾部,偏離瑞利特性,常用對(duì)數(shù)正態(tài)分布、韋布爾分布和K分布來描述。
隨著現(xiàn)代電子技術(shù)與雷達(dá)技術(shù)的發(fā)展,特別是脈沖壓縮技術(shù)的廣泛應(yīng)用,對(duì)雷達(dá)信號(hào)源的要求在質(zhì)量、頻帶寬度、頻率捷變速度等方面上有了極大的提高。數(shù)字直接合成技術(shù)(Direct Digital Synthesis,DDS)和鎖相環(huán)技術(shù)(Phase Locked Loop,PLL)是現(xiàn)代雷達(dá)信號(hào)合成采用的主要技術(shù)。數(shù)字直接合成技術(shù)雖然有全數(shù)字化結(jié)構(gòu)、頻率轉(zhuǎn)換時(shí)間短、分辨率高、相位噪聲低等優(yōu)點(diǎn),但仍存在著一些不足,主要是它的合成頻率相對(duì)較低,這一點(diǎn)限制了其在應(yīng)用上的范圍。鎖相環(huán)技術(shù)則具有頻帶寬、工作頻率高、頻譜質(zhì)量好等優(yōu)點(diǎn),但是PLL在頻率分辨率、建立時(shí)間等方面遠(yuǎn)不如DDS。
研究寬帶雷達(dá)信號(hào)處理中存在的問題具有重要的理論和現(xiàn)實(shí)意義。對(duì)寬帶雷達(dá)進(jìn)行建模仿真,可以驗(yàn)證寬帶雷達(dá)信號(hào)處理算法,但實(shí)測(cè)的寬帶雷達(dá)回波數(shù)據(jù)更能直接體現(xiàn)、驗(yàn)證、證明其算法的正確性、有效性。由于美國(guó)AD公司(Analog Devices Inc)新推出的芯片是一款高性能DDS芯片,具有很寬的工作頻帶,輸出頻率范圍可到400 MHz,完全滿足雷達(dá)設(shè)計(jì)要求,因此在設(shè)計(jì)中采用AD9858芯片。
本文給出了產(chǎn)生中心頻率為1 GHz,帶寬為800 MHz的的雷達(dá)信號(hào)源的設(shè)計(jì)方案。

1 DDS性能分析
在現(xiàn)代電子技術(shù)的飛速發(fā)展過程中,頻率合成大致經(jīng)歷了從直接模擬頻率合成,到基于PLL的鎖相式頻率合成,再到DDS的三代發(fā)展。
直接模擬頻率合成技術(shù)指的是通過能夠?qū)崿F(xiàn)混頻、分頻、倍頻、差頻等數(shù)學(xué)運(yùn)算的模擬電路,使得一個(gè)或多個(gè)既有的參考頻率合成所需要的頻率。但是這項(xiàng)技術(shù)所需設(shè)備體積和功耗都比較大,盡管其頻率轉(zhuǎn)換時(shí)間快,因此在目前的電子技術(shù)發(fā)展趨勢(shì)下,直接模擬頻率合成已基本不被采用。
目前技術(shù)發(fā)展成熟,集成度較高,能夠廣泛運(yùn)用于各種電路的設(shè)計(jì)中的是基于PLL的鎖相式頻率合成技術(shù)。該技術(shù)的優(yōu)點(diǎn)在于具有很寬的輸出頻率范圍,且抑制寄生輸出噪聲的能力很強(qiáng),因而輸出頻譜的純度很高,但它也存在頻率切換的時(shí)間較長(zhǎng)的缺點(diǎn)。
近十幾年來,DDS技術(shù)得到了飛速的發(fā)展,它具有如下優(yōu)點(diǎn):相對(duì)帶寬較寬;頻率轉(zhuǎn)換時(shí)間較短;頻率分辨率較高;能夠產(chǎn)生相位連續(xù)信號(hào);可產(chǎn)生寬帶正交信號(hào)及其他多種調(diào)制信號(hào);可編程和全數(shù)字化、控制靈活方便;具有極高的性價(jià)比等。目前最常用的DDS實(shí)現(xiàn)方案有以下三種:高性能DDS芯片方案、低頻正弦波DDS芯片方案、基于FPGA芯片方案。本文采用的是高性能DDS芯片AD9858方案。

2 寬帶雷達(dá)信號(hào)源設(shè)計(jì)
微型寬帶雷達(dá)實(shí)驗(yàn)系統(tǒng)發(fā)射1 GHz+400 MHz的線性調(diào)頻信號(hào),要求信號(hào)帶外抑制不小于55 dB,雜散抑制不小于35 dBc。
本文采用DDS技術(shù)加上變頻和倍頻鏈方案產(chǎn)生發(fā)射信號(hào),這樣可以使倍頻次數(shù)盡量減少,從而減少倍頻引入的雜散。寬帶信號(hào)源由基帶信號(hào)源、上變頻和倍頻鏈組成,上變頻采用改進(jìn)型折疊吉爾伯特結(jié)構(gòu),轉(zhuǎn)換增益約為8.5dB;倍頻鏈采用三級(jí)倍頻,輸出功率大于等于13dBm。寬帶信號(hào)源的結(jié)構(gòu)框圖如圖1所示。

本文引用地址:http://www.butianyuan.cn/article/153515.htm

d.JPG


DDS是第三代頻率合成技術(shù),具有相對(duì)帶寬寬、頻率轉(zhuǎn)換時(shí)間短、頻率分辨率高、輸出相位連續(xù)、高性價(jià)比等優(yōu)點(diǎn)。隨著現(xiàn)代集成電路的發(fā)展,高性能DDS芯片的工作時(shí)鐘越來越高,輸出帶寬越來越寬。AD9858直接器的應(yīng)用非常廣泛靈活。它是由一個(gè)高效率的DDS核,一個(gè)32位的相位累加器,一個(gè)14位的相位偏移調(diào)整器,一個(gè)頻率為109次采樣的10位數(shù)膜轉(zhuǎn)換器四部分組成。并且高性能DDS芯片AD9858增加了自動(dòng)掃頻的功能,提供了頻率達(dá)2 GHz的混頻器,一個(gè)相位頻率檢測(cè)器以及一個(gè)可編程的帶有高級(jí)快鎖功能的電荷泵。AD9858提供了串行和并行控制接口,通過這兩個(gè)控制接口可以寫數(shù)據(jù)到片內(nèi)數(shù)字寄存器控制所有操作,很容易配置AD9858。四組用戶頻率相位控制字(profi les)能由片外的兩個(gè)腳選定。這些用戶可以單獨(dú)選擇設(shè)定頻率轉(zhuǎn)換字和相位偏移字。AD9858可以進(jìn)行單音模式和掃頻模式的切換。為了省電,還能使AD9858工作在可編程的全睡眠模式,這種模式下多數(shù)器件功率降低從而減小電流。
基帶信號(hào)源產(chǎn)生(200+50)MHz的基帶線性調(diào)頻信號(hào),以AD公司高性能AD9858芯片和Altera公司的CycloneⅡ系列FPGA芯片為核心,由AD98 58芯片、FPGA芯片、帶通濾波器、射頻放大器和電源組成。

電荷放大器相關(guān)文章:電荷放大器原理
合成孔徑雷達(dá)相關(guān)文章:合成孔徑雷達(dá)原理
混頻器相關(guān)文章:混頻器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理

上一頁(yè) 1 2 3 4 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉