基于SYS6K的分組語音處理模塊的設(shè)計(jì)
3.2 寬帶數(shù)據(jù)處理部分
寬帶數(shù)據(jù)交換部分完成對(duì)各種接入方式的基本配置、以太網(wǎng)交換和以太網(wǎng)管理等功能。寬帶部分結(jié)構(gòu)框圖如圖2所示。本文引用地址:http://butianyuan.cn/article/157126.htm
系統(tǒng)寬帶業(yè)務(wù)豐富,寬帶處理功能強(qiáng)大,對(duì)PVM而言,由于采用的是主控板上的可選配功能模塊設(shè)計(jì),考慮到系統(tǒng)接口的一致性,不能提供對(duì)外的業(yè)務(wù)接口,所以只能依賴于AMu上的上行口入網(wǎng)。
4 分組語音處理模塊設(shè)計(jì)
分組語音處理模塊是VoIP產(chǎn)品中非常關(guān)鍵的一個(gè)部分。VoIP語音專用IC分為語音編解碼和封包處理兩部份。本文綜合SYS6K功能及性能需求,通過對(duì)幾種可選芯片的情況分析,最終選中了Broadcom的方案。選用Broadcom的Calisto BCMl510與FPGA配合的方案。因?yàn)锽CMl510單片有190路6711、128路6711+T.38、96路6711+T.38的處理能力,比較適合SYS6K的大容量需求,功耗也較小,且可單片選配和復(fù)位,既可基本滿足系統(tǒng)滿配的容量需求,又給業(yè)務(wù)容量和類型帶來了很好的靈活性,能很方便地實(shí)現(xiàn)多規(guī)格設(shè)計(jì)。1510完成語音編解碼和數(shù)據(jù)打包,但由于SPICE BUS屬于Broadcom專用協(xié)議,需由FPGA充當(dāng)SPICE BRIDGE,完成橋接功能,再經(jīng)過Switch芯片送到業(yè)務(wù)網(wǎng)口??傮w結(jié)構(gòu)如圖3所示。
5 硬件初始化設(shè)計(jì)分析
PVM扣板驅(qū)動(dòng)程序主要負(fù)責(zé)完成硬件初始化,內(nèi)核加載,完成PVM扣板的驅(qū)動(dòng),控制PVM扣板完成各種操作。
初始化PVM扣板主要是設(shè)置PVM扣板硬件信息,加載內(nèi)核程序給Calisto。BCMl510。按照初始化流程分為如圖4所示的幾個(gè)部分。
(1)加載PVM扣板上的FPGA,即SPICE BRIDGE。SPICE BRIDGE實(shí)現(xiàn)CPU的控制報(bào)文與CALISTO BCMl510的CELL之間的轉(zhuǎn)換。只有SPICE BRIDGE正常工作,PVM模塊才能進(jìn)行下一步的工作。
(2)初始化FPGA上的LUT和寄存器。
(3)在CPU上創(chuàng)建一個(gè)MUX層網(wǎng)絡(luò)接口,為CPU與CALISTO BCMl510通信做準(zhǔn)備。
(4)對(duì)CALIST0 BCMl510進(jìn)行一級(jí)加載。一級(jí)加載是SPICE BRIDGE自動(dòng)實(shí)現(xiàn)的,驅(qū)動(dòng)程序僅需要將內(nèi)核文件放到SPICE BRIDGE下的SDRAM中的指定位置,啟動(dòng)SPICE BRIDGE進(jìn)行一級(jí)加載就可以了。
(5)對(duì)Calisto BCMl510進(jìn)行二級(jí)加載。二級(jí)加載是CPU通過MUX層網(wǎng)絡(luò)接口,將加載內(nèi)核傳送給Calisto BCMl510完成的。
(6)創(chuàng)建通道。在Calisto BCMl510上預(yù)先創(chuàng)建一定數(shù)量的通道(一般是480個(gè))。
(7)激活通道。通道在創(chuàng)建完成后,必須進(jìn)行激活才能夠使用。
6 結(jié)論
本文完成了可與主控設(shè)備相配合的分組語音處理模塊PVM的硬件電路設(shè)計(jì),并付諸于生產(chǎn),可應(yīng)用于多個(gè)接入網(wǎng)關(guān)和中繼網(wǎng)關(guān)設(shè)備,降低原有分組語音處理模塊的成本,增大系統(tǒng)處理容量,經(jīng)過硬件調(diào)測和軟硬件聯(lián)調(diào)之后已實(shí)際應(yīng)用在綜合接入媒體網(wǎng)關(guān)上。
評(píng)論