新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 擴跳頻信號產生器的研制

擴跳頻信號產生器的研制

作者: 時間:2010-09-07 來源:網絡 收藏

(5)信號處理與控制。完成數據的輸入輸出處理,實現系統(tǒng)資源的分配與處理,達到協(xié)調控制各單元的目的;實現對RF電路的控制,包括對“寬帶多模式合成器”跳頻頻率合成器控制、功率、圖案、開關、及“DIF”模塊的相應控制;完成各種數據的預處理,包括基帶信號處理、編碼、可能的加密、同步、跳頻圖案的產生、算法計算、參數優(yōu)化等;完成本身資源的配置、下載、管理、狀態(tài)檢測。
(6)設備控制模塊。完成對外實現、命令的解釋、分析;參數的初步處理與分配;協(xié)調控制各單元、模塊間的數據交換;用戶接口、鍵盤、顯示控制,檢測狀態(tài)并上報;合成兩路AF信號,提供給DIF部分和寬帶多模式合成模塊;完成對VHF、UHF頻段的輸出功率獨立控制。

本文引用地址:http://butianyuan.cn/article/157127.htm

4 構建測試系統(tǒng)關鍵技術問題
4.1 DSP/FPGA及實時數字信號處理技術
在系統(tǒng)中,信號的處理采用高速DSP/FPGA來完成。DSP實時處理技術可以完成各種控制流程、模式的轉換與各種編碼譯碼/調制解調算法。采用多DSP結構構成的并行處理,使多種實時信號處理與各單元工作同步協(xié)調進行。高速ADC/DAC是基帶數字信號處理與模擬的信號處理的橋梁。矢量生成信號經ADC/DAC轉換的模擬信號經中頻處理模塊作放大、濾波、頻率變換,經射頻處理成為各種無線接口信號,滿足不同電子系統(tǒng)模擬信號的要求。
模擬系統(tǒng)軟件提供測試所需的環(huán)境設置,由CPU控制程序、DSP/FPGA程序部分組成,采用開放式、模塊化的程序結構,便于用戶使用、維護、擴充。其中DSP/FPGA軟件功能組成如圖4所示。

3d.jpg


4.2 開放性、標準化、模塊化體系結構設計
系統(tǒng)采用“開放性、標準化、總線化”開放式體系結構,便于構造標準化、模塊化的硬件平臺及軟件平臺。實現硬件平臺模塊化,具有通用性、可擴充性、可維修性;軟件具有可移植性、可重用性和可互操作性。數字信號處理/仿真、開發(fā)與驗證集成開發(fā)環(huán)境是集Matl-ab/Simulink、System Generator For DSP、AccelDSP、C-t0-VHDL以及高性能硬件系統(tǒng)為一體的集成開發(fā)環(huán)境。

5 結束語
擴跳頻信號產生器運用數字系統(tǒng)理論、數字信號處理及DSP/FPGA技術,采用開放式體系架構,系統(tǒng)硬件具備通用性、可擴展性,軟件系統(tǒng)具備可重配置性、可移置性,可以針對不同的系統(tǒng)進行增減,以滿足不同類型、等級和測試系統(tǒng)的需要,設備操作界面友好,使用簡單方便。


上一頁 1 2 3 下一頁

關鍵詞: 通信

評論


相關推薦

技術專區(qū)

關閉