新聞中心

EEPW首頁 > 手機(jī)與無線通信 > 設(shè)計(jì)應(yīng)用 > 基于一個(gè)多路計(jì)時(shí)系統(tǒng)的設(shè)計(jì)方案

基于一個(gè)多路計(jì)時(shí)系統(tǒng)的設(shè)計(jì)方案

作者: 時(shí)間:2010-05-07 來源:網(wǎng)絡(luò) 收藏

  4.軟件

  程序分為主程序與子程序兩部分。主程序用于硬件的初始化,顯示多路狀態(tài)。子程序用于讀取器的值,并送出顯示,框圖見下:

  5.的實(shí)現(xiàn)

  5.1 用于跑步輸入電路的

  在多路定時(shí)用于跑步計(jì)時(shí),存在跑步終止信號正確識別問題。我們在每個(gè)跑道的終點(diǎn)處,上下設(shè)置5路紅外線檢測裝置,為了確保無能運(yùn)動(dòng)員胸部以上部位到達(dá)終點(diǎn)為有效到達(dá),因此要求5路信號中,有兩路以上信號有效時(shí)才產(chǎn)生跑步終止信號。

  5.2 用可編程芯片實(shí)現(xiàn)接口電路

  用FPGA(Field Programmable Gate Array )芯片實(shí)現(xiàn)上述電路具有可靠性高,電路簡單的特點(diǎn)。在實(shí)現(xiàn)跑步計(jì)時(shí)系統(tǒng)的輸入電路時(shí),每一跑道至少具有5個(gè)信號,8個(gè)跑道共有40個(gè)以上的輸入信號,因此采用可編程芯片可大大減少芯片的數(shù)量。而核心計(jì)時(shí)電路采用3片8253芯片,為減少芯片數(shù)量,我們采用可編程芯片實(shí)現(xiàn)。

  圖5為計(jì)時(shí)器部分信號仿真結(jié)果,其中NX1為時(shí)鐘信號,TLA、THA為計(jì)時(shí)器的低6位及高8位,RAMDI為定時(shí)器初值。

  6. 結(jié)論

  用可編程芯片加PCI接口芯片設(shè)計(jì)多路精密定時(shí)系統(tǒng),在實(shí)際工作中具有廣泛的實(shí)際意義。用于跑步計(jì)時(shí)器中,尚需考慮啟動(dòng)信號與結(jié)束信號問題,特別是結(jié)束信號處理問題。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉