完全集成的PLL發(fā)送器ATA5749及其應(yīng)用
4 配置寄存器編程
上電或改變操作參數(shù)時,用戶必須編程配置寄存器的所有32位。利用SPI總線從配置寄存器的MSB開始對其進(jìn)行編程,配置寄存器由使能線(EN)、數(shù)據(jù)線(SDIN_TXDIN)和SPI總線時鐘(SCK)組成。SDIN_TXDIN數(shù)據(jù)被加載在SCK的上升沿,在SCK的下降沿完成配置寄存器內(nèi)容的編程設(shè)置。SPI總線定時如圖2所示。在32位編程結(jié)束后,SDIN_TXDIN線成為RF發(fā)送器的調(diào)制輸入。當(dāng)程序設(shè)計完成后,SCK信號對器件不起作用。為禁止發(fā)送器使其進(jìn)入關(guān)斷模式,EN和SDIN_TXDIN必須恢復(fù)到低電平。配置寄存器編程和RF數(shù)據(jù)發(fā)送后,則進(jìn)入關(guān)斷模式,XTO和PLL將停止工作。在沒有進(jìn)入關(guān)斷模式時,欲修改配置寄存器的內(nèi)容,可利用復(fù)位寄存器模式。要進(jìn)入復(fù)位寄存器模式,當(dāng)EN保持在低電平(至少10μs)時,SDIN TXDIN必須維持在高電平。在復(fù)位寄存器模式,PA和分?jǐn)?shù)N PLL保持關(guān)斷,但XTO仍然有源。圖3所示為復(fù)位寄存器模式編程的實例。本文引用地址:http://butianyuan.cn/article/157931.htm
5 結(jié)束語
ATA5749是ATmel推出的一種完全集成的高性能分?jǐn)?shù)N PLL發(fā)送器。該器件采用ASK和閉環(huán)FSK調(diào)制,使用單個13.0000 MHz的晶體,在300~450 MHz運行,發(fā)送器的許多參數(shù)可通過SPI接口編程設(shè)置。該ATA5749 PLL發(fā)送器具有極高的設(shè)計靈活性,可大大簡化RF板設(shè)計,降低系統(tǒng)成本,是壓力監(jiān)測系統(tǒng)等領(lǐng)域中應(yīng)用的理想選擇。
評論