關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > SAA7115視頻解碼芯片寄存器的配置與應(yīng)用

SAA7115視頻解碼芯片寄存器的配置與應(yīng)用

作者: 時(shí)間:2012-04-27 來(lái)源:網(wǎng)絡(luò) 收藏

摘要:為確保傳輸過(guò)程中傳輸數(shù)據(jù)的正確性,設(shè)計(jì)了一個(gè)簡(jiǎn)單的信號(hào)傳輸系統(tǒng)。在該系統(tǒng)中,對(duì)很關(guān)鍵。與其它普通視頻相比,內(nèi)有自適應(yīng)的NTSC/PAL/SECAM制式的梳狀濾波器,具有高性能圖像縮放及I2C總線Read back技術(shù)、適用范圍廣,因此視頻解碼芯片選用。并對(duì)視頻解碼芯片中的一些關(guān)鍵進(jìn)行了特殊,對(duì)采集的數(shù)據(jù)進(jìn)行了實(shí)時(shí)顯示。結(jié)果表明,在該下保證了解碼數(shù)據(jù)的正確性,并實(shí)現(xiàn)了實(shí)時(shí)傳輸。
關(guān)鍵詞:視頻傳輸;SAA7115;配置;實(shí)時(shí)傳輸

SAA7115是飛利浦半導(dǎo)體公司推出的9位視頻解碼芯片??商峁╇p9位低噪音、2x過(guò)抽樣模擬到數(shù)字轉(zhuǎn)換,其信噪比僅為10~15 dB,是同類產(chǎn)品中解碼性能最高的解碼芯片,主要特點(diǎn)有:1)6通道模擬信號(hào)的輸入,內(nèi)有源選擇器;2)2個(gè)改進(jìn)的9-bit COMS模數(shù)轉(zhuǎn)換器;3)可實(shí)現(xiàn)對(duì)CVBS、Y、C、信號(hào)的自動(dòng)控制;4)加強(qiáng)型行、場(chǎng)同步檢測(cè),自動(dòng)延遲矯正PAL制式相位誤差;5)TV/VCR信號(hào)源自動(dòng)檢尋。

1 引腳說(shuō)明
SAA7115內(nèi)部框圖如圖1所示。其主要管腳及其功能如下:45腳(ICLK):圖像主時(shí)鐘輸出;46腳(IDQ):圖像數(shù)據(jù)限制;47腳(ITRI):圖像端口控制信號(hào);52腳(IGPV):多目標(biāo)場(chǎng)基準(zhǔn)信號(hào);53腳(IGPH):多目標(biāo)行基準(zhǔn)信號(hào);54~57,59~62腳(IPD0一IPD7)圖像數(shù)據(jù)輸出端口;64~67,69~62腳(HPD0-HPD7):主端口數(shù)據(jù)輸入/輸出;81~82,84~87,89~90(XPD7-XPD0):擴(kuò)展端口視頻輸出數(shù)據(jù)。

本文引用地址:http://www.butianyuan.cn/article/160712.htm

c.JPG


其中模擬輸入管腳由20(AI11)、18(AI12)、16(AI21)、14(AI22)、12(AI23)、10(AI24)6個(gè)視頻輸入管腳的不同組合來(lái)控制,具體由SA02的位(D0~D4)來(lái)進(jìn)行控制,信號(hào)由14管腳(AI22)輸入,亮度信號(hào)由18管腳(AI12)輸入,其余4個(gè)管腳用電阻電容接地以保證系統(tǒng)的穩(wěn)定性。

2 具體及寄存器配置
2.1 總體系統(tǒng)設(shè)計(jì)
一個(gè)簡(jiǎn)單的視頻采集系統(tǒng)框架機(jī)圖如圖2所示。

d.JPG


該系統(tǒng)中模擬視頻信號(hào)經(jīng)過(guò)CCD采集進(jìn)入SAA7115解碼芯片進(jìn)行A/D信號(hào)處理再由FPGA存儲(chǔ)到SDRAM陣列中,然后通過(guò)單片機(jī)CY7C68013控制進(jìn)行數(shù)據(jù)上傳。SAA7115解碼芯片的寄存器是在CY7C68013單片機(jī)的下位機(jī)程序里進(jìn)行配置。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉