關(guān) 閉

新聞中心

EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 高階QAM調(diào)制器的設(shè)計與實現(xiàn)

高階QAM調(diào)制器的設(shè)計與實現(xiàn)

作者: 時間:2011-07-04 來源:網(wǎng)絡(luò) 收藏

  對于本系統(tǒng),碼元速率為25.92 Mbaud,滾降系數(shù)選取為0.5,抽頭個數(shù)取N=16,抽頭系數(shù)精度取10 b,輸入數(shù)據(jù)為4 b,輸出精度取9 b。仿真結(jié)果如圖2所示。

基于FPGA的高階QAM調(diào)制器的實現(xiàn)

  從圖2可以看出:碼元速率為25.92 Mbaud的基帶信號經(jīng)成形濾波后,頻譜被限制在20 MHz范圍內(nèi)。

  3.2 正交

  本實驗裝置主要由波形產(chǎn)生電路以及正交調(diào)制電路兩個模塊組成。硬件方面主要使用了單片機和FPGA兩種可編程的器件聯(lián)合的,單片機處理開關(guān)掃描和顯示電路,F(xiàn)PGA波形產(chǎn)生與輸出選擇,具有很大的靈活性和開放性。

  本實驗裝置的單片機選用的是Atmel公司的單片機AT89C55WD,單片機的數(shù)據(jù)地址復(fù)用口P0全部與FPGA相連,此外地址的高三位線也與FPGA相連,這主要是為了讓FPGA承擔(dān)為單片機地址譯碼選通外設(shè)的作用。單片機的WR、RD和ALE也與FPGA相連,這是為了保證單片機與FPGA的通信時的時序問題。單片機的IO口P1口的8個I/O口全部接到開關(guān)上,使用獨立式按鍵結(jié)構(gòu)中的查詢方式。按鍵輸入低電平有效,上拉電阻保證按鍵斷開時,I/O口為高電平?!?p>  本實驗裝置使用四只數(shù)碼管作為顯示,選用共陰電路。因單片機的I/O口有限,故使用串行移位寄存器74HC595串行連接以控制顯示器的顯示輸出。在單片機只需要用三個I/O口分別與74HC595的14(SER)腳,11(SRCLK)腳和12(RCLK)腳。鑒于篇幅限制,只畫了兩片74HC595和LED,電路中是四片(74HC595的工作時序以及工作狀態(tài)參見相關(guān)資料)。

  經(jīng)成形濾波后的兩路基帶信號分別對DDS(DirectDigital Synthesizer)產(chǎn)生的兩路正交的載波進行調(diào)制,然后進行矢量相加形成調(diào)制信號輸出。

基于FPGA的高階QAM調(diào)制器的實現(xiàn)

  DDS的基本原理是利用采樣定理,利用查找表法產(chǎn)生波形。相位累加器是DDS系統(tǒng)的核心部分,每來一個時鐘脈沖,累加器將頻率控制字M與相位寄存器輸出的累加相位數(shù)據(jù)相加,把相加后的結(jié)果送至相位寄存器的數(shù)據(jù)輸入端;相位寄存器將累加器在上一個時鐘作用后所產(chǎn)生的新相位數(shù)據(jù)反饋到累加器的輸入端,以使累加器在下一個時鐘的作用下繼續(xù)與頻率控制數(shù)據(jù)相加。當(dāng)累加器累加滿量時就會產(chǎn)生一次溢出,完成一個周期性的動作,這個周期就是DDS合成信號的一個頻率周期,累加器的溢出頻率就是DDS輸出的信號頻率。

  用相位累加器輸出的數(shù)據(jù)作為波形存儲器(ROM)的相位取樣地址,這樣就可以把存儲在波形存儲器內(nèi)的波形抽樣值經(jīng)查找表查出,完成相位到幅值轉(zhuǎn)換。ROM的關(guān)鍵問題是進行初始化,就是將正弦波的二進制幅度碼按一定的格式輸入到存儲器初始化(。mif)文件,此文件可以C語言或者Matlab語言程序生成。

低通濾波器相關(guān)文章:低通濾波器原理


矢量控制相關(guān)文章:矢量控制原理


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉