新聞中心

EEPW首頁 > 消費電子 > 設(shè)計應(yīng)用 > 基于FPGA的視頻格式轉(zhuǎn)換系統(tǒng)設(shè)計

基于FPGA的視頻格式轉(zhuǎn)換系統(tǒng)設(shè)計

作者: 時間:2011-03-14 來源:網(wǎng)絡(luò) 收藏

  假設(shè)g ( u,v )為經(jīng)縮放后輸出圖像中一點,其還原到原圖像的最近點為f ( i,j) 且兩者在原圖中相差( x,y )的坐標(biāo),則輸出點g ( u,v)的數(shù)學(xué)表達如下,從其可以看出實際上分為兩步實現(xiàn)分別進行垂直濾波和水平濾波。



  其中有關(guān)系式: i = ( u ×W in ) /W out,j = ( v ×H in) /H out; x = ( u × W in)% W out,y = ( v ×H in)%H out。W in 和Wout分別為縮放前后的圖像寬度,H in和H out分別為縮放前后的圖像高度。圖12為4 ×4領(lǐng)域水平垂直相位,其中的水平相位值分別為PH 0,PH 1,PH 2,PH 3,垂直相位值分別為PV0,PV1,PV2,PV3。只要根據(jù)上述關(guān)系式求得x,y 值就能獲得8 個相位值,就能實現(xiàn)多相位濾波。

12.jpg


圖12 4×4 領(lǐng)域水平垂直相位

  圖13為本文的圖像縮放器中濾波器部分框圖,其中的垂直水平查找表里分別存放著4個不同相位的Lanczos2 函數(shù)值。

13.jpg

圖13 圖像縮放器中的濾波器

  2. 4 DAC

  編碼到模擬R、G、B 由DAC 芯片ADV7123,它內(nèi)部有三獨立通道10 bit高速DAC,如圖14所示為其功能圖及其作用。

14.jpg


圖14 ADV7123

  3 電源

  電源的可靠性是電子系統(tǒng)成敗的關(guān)鍵。在設(shè)計電源時,在保證電源的可靠性的基礎(chǔ)之上需要綜合考慮電源電路的效率與體積,此系統(tǒng)需要0. 9 V,1. 2 V,1. 8 V,2. 5 V,3. 3 V,5 V 共6種電源。

  LM2737輸出電流最大為5 A,效率高達90%,封裝為SO IC,體積小。DDR2的VTT 與VRef的0. 9 V電壓由DDR 參考終端電壓通用芯片TPS51100 而來。

15.jpg


圖15 電源設(shè)計框圖

  4 結(jié)束語

  本文采用C yc lone III的EP3C1*84C6器件及相關(guān)的視頻編解碼芯片設(shè)計視頻系統(tǒng),實現(xiàn)了普通電視信號到較為通用的VGA 接口信號的,同時通過對視頻信號的縮放等處理增大視頻分辨率。另外,采用作為核心視頻處理器件,使得系統(tǒng)對視頻制式的支持具有很好的靈活性。


上一頁 1 2 3 4 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉