新聞中心

EEPW首頁 > 光電顯示 > 設(shè)計應(yīng)用 > uPD16305在等離子體顯示器中的應(yīng)用介紹

uPD16305在等離子體顯示器中的應(yīng)用介紹

作者: 時間:2012-05-09 來源:網(wǎng)絡(luò) 收藏

 為了解決高壓芯片的散熱問題,μPD16305將高壓輸出對稱地放置到芯片的兩端;為便于電路的安裝、調(diào)試,將控制管腳放置到芯片的同一側(cè)。ΜPD16305的功能結(jié)構(gòu)可分為三部分:40位雙向移位寄存器、40位鎖存器和高壓輸出功能塊。它除了有40路的高壓輸出以外,還有一個低壓的輸入和一個低壓的輸出。并且這兩個輸入輸出端口都是雙向的,當(dāng)一個為輸入時,另一個為輸出,其輸出是移位寄存器輸入相連,可以級聯(lián)驅(qū)動40路以上的。對于分辨率為852×480的PDP來說,只需12片μPD16305的主要功能塊。

本文引用地址:http://www.butianyuan.cn/article/168041.htm

  移位寄存器、鎖存器和高壓輸出塊的真值表分別如表1、2、3所示。

  在這三部分電路中,高壓輸出驅(qū)動電路部分是μPD16305芯片的核心部分,它為負載提供了高電壓、大電流的輸出,高壓輸出直接驅(qū)動PDP屏的顯示單元,點亮被選中的象素。圖2為μPD16305高壓輸出驅(qū)動電路圖。

  圖2中,A、B、C三路信號是由同一信號(鎖存器輸出的信號)經(jīng)過分離得到的。它們分別輸入到高壓輸出驅(qū)動塊的三個輸入端,其中A和B信號反相,A和C信號同相。

  當(dāng)A=1、B=0、C=1時,N1、P1、N3導(dǎo)通,N2、P2、P3截止,輸出OUT=0;
  當(dāng)A=0、B=1、C=0時,N2、P2、P3導(dǎo)通,N1、P1、N3截止,輸出OUT=VDD2。

  由圖可知,這種輸出結(jié)構(gòu)不同于普通的互補輸出結(jié)構(gòu)。這種電路結(jié)構(gòu)的優(yōu)點在于:它可以用前級的數(shù)字電平,驅(qū)動后面的功率級電路,這對于普通的推挽輸出結(jié)構(gòu)來說,是根本達不到的。

  對于如圖3所示的普通的CMOS互補輸出結(jié)構(gòu),假設(shè)VDD2=200V、GND=0V、Vthn=15V、Vthp=-15V。若要使Vout=GND,即要使N管導(dǎo)通、P管截止,就需要滿足①Vgs>Vthn;②VDD2-Vgs-Vthp。這樣,柵極電壓Vgs至少應(yīng)該等于VDD2+Vdtp,即Vgs至少應(yīng)為200-15=185V,這就需要在芯片中加入電平轉(zhuǎn)換電路,將CMOS數(shù)字電平提升到可以驅(qū)動功率管的高電平。對于40路輸出的μPD16305來說,可以想象它所點的體積將是巨大的,因而不利于芯片的集成。

2 μPD16305來說,PDP驅(qū)動電路中的

  μPD16305是一種CMOS結(jié)構(gòu)的高壓驅(qū)動電路,使用非常靈活。其輸入可以是TTL電平,也可以是CMOS電平,高壓輸出調(diào)節(jié)范圍可從0V~200V。其內(nèi)部有一內(nèi)置二極管,此二極管的陽極接在μPD16305的Vss2端,陰極接在μPD16305的VDD2端。由于PDP驅(qū)動電極(Y)波形出現(xiàn)有多種電壓,所以驅(qū)動芯片μPD16305提供穩(wěn)定、恒定的電源電壓是不可能完成該波形的。解決多電源電壓的方法是將μPD16305的高壓電源和高壓地“浮”起來運用,使驅(qū)動芯片的電源腳和地腳在不同時刻與同電壓相接,從而使芯片輸出符合相應(yīng)的要求。

  在維持期里,所有Y電極的波形完全一致。但在尋址期中掃描尋址時,各行的Y電極有效時間不同,出現(xiàn)有多種電壓。所以在維持期和尋址期,可以通過MOS開關(guān)管的不同狀態(tài),使驅(qū)動芯片的電源腳和地腳在不同時刻與不同電壓相接,以得到所需要的波形。這種連接方式降低了輸出級MOS管上的電壓,起來有很大余地。

  在驅(qū)動PDP時,在維持期和尋址期的初始化階段,利用的是μPD16305的全高或全低工作狀態(tài)(可參見表3);而在尋址期的掃描階段,利用的是μPD16305的移位工作狀態(tài),以實現(xiàn)逐行掃描。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉