新聞中心

EEPW首頁 > 光電顯示 > 設計應用 > SoC之數字顯示系統(tǒng)設計

SoC之數字顯示系統(tǒng)設計

作者: 時間:2012-01-05 來源:網絡 收藏

本文以Virtex-II系列Platform?。疲校牵翞槔?,說明采用FPGA方案進行所具有的靈活、快速和低成本等特性。

本文引用地址:http://butianyuan.cn/article/168655.htm

系統(tǒng)級芯片(SoC)解決方案被譽為半導體業(yè)最重要的發(fā)展之一,目前,從手機和電視等消費類電子產品到高端通信LAN/WAN設備中,這一器件隨處可見。過去,為了創(chuàng)建此類嵌入式系統(tǒng),工程師不得不在處理器、邏輯單元和存儲器等三種硬件中進行選擇,而現在這些器件已合并為單一的SoC解決方案。

SoC面臨的挑戰(zhàn)

嵌入式系統(tǒng)SoC可采用現場可編程門陣列(FPGA)或專用集成電路(ASIC)實現。開發(fā)新型SoC器件需要解決的幾個關鍵問題包括:新的工具、先進的工藝技術及半導體IP。盡管在技術上十分先進,基于ASIC的SoC產業(yè)仍然面臨著挑戰(zhàn),甚至會因此難以完全發(fā)揮潛力,以下列舉其面臨的一些問題和挑戰(zhàn):

 ?。保∠到y(tǒng)復雜性不斷增加,因此更容易引起設計錯誤和產品延遲,而重新投片則會導致成本上升。

 ?。玻∩鲜袝r間壓力更大??s短上市時間面臨著許多內部及外部壓力要求,因為現在的設計方法仍然按照傳統(tǒng)ASIC時間進度實施。

 ?。常‘a品生命周期更短,對生命周期為半年到一年的產品進行設計復用的要求更強了。

  4. 多種業(yè)界標準并存。各種新的業(yè)界標準不斷產生和更新,因此產品難以與業(yè)界標準的變化保持同步。

 ?。担】捎糜诓煌a品的設計靈活性較差。

 ?。叮】芍嘏渲眉艾F場升級性能缺乏。

現在,基于FPGA的SoC可以解決以前基于ASIC的SoC無法完成的任務和挑戰(zhàn),如現場升級、減少產品上市時間、滿足不斷出現和更新的標準要求?;冢疲校牵恋模樱铮迷O計可用于多種場合,其中從ASIC向FPGA轉型中受益最多的應用包括:

 ?。保⊥ㄐ偶熬W絡:網絡及無線基礎設施。

 ?。玻祿幚恚悍掌骷按鎯υO備。

 ?。常∠M類電子產品:數字機頂盒、數字電視和個人攝像機。

ASIC在器件成本、尺寸和性能上頗具優(yōu)勢;而FPGA則在上市時間、建模時間及升級能力上稍勝一籌,這些是權衡設計中FPGA和ASIC取舍的基本依據。與ASIC相比,FPGA最大的不同在于它采用了大量的晶體管和內部互聯(lián)來實現編程。由于ASIC所用的晶體管數較少,因此就這一方面而言,ASIC的器件成本通常比FPGA要低。不過,根據摩爾定律所述,FPGA和ASIC在密度、性能及器件成本上的差距正逐漸縮小。如圖1所示,芯片內連技術,如采用更多金屬層及銅連線,有助于縮?。疲校牵梁停粒樱桑弥g的成本、密度及性能差距。此外,在計算基于ASIC或FPGA的SoC成本時,除了生產成本外,設計開發(fā)所需的時間和經費也是一項重要的考慮因素。

Xilinx的可編程邏輯器件的發(fā)展過程。FPGA最初僅提供簡單的邏輯解決方案組合,然后發(fā)展為Platforms?。疲校牵?,在功能及總成本上均為系統(tǒng)結構設計工程師提供了極大價值?,F在,從網絡設備到高端消費類器件,FPGA均開始了大批量生產。下面以Platform?。疲校牵练桨笧槔f明基于FPGA的SoC方案的特點。

Platform?。疲校牵两鉀Q方案

Platform?。疲校牵潦歉咝阅艿模樱铮媒鉀Q方案,下面對其特點進行概要介紹。

A.?。校欤幔簦妫铮颍怼。疲校牵聊P?/p>

以因特網、無線、全球化及個人通信為代表的信息化時代要求設備生產商在標準通信系統(tǒng)中增加數據率及通道數,以支持視頻流、音頻流及數據流。Platform?。疲校牵翞樯a商提供了所需的系統(tǒng)靈活性、上市時間并可支持高帶寬要求。此外,Platform?。疲校牵撂峁┝擞糜谇度胧教幚砥鞯南到y(tǒng)控制、用于客戶訂制數據濾波及并行處理的DSP內核以及用于系統(tǒng)高速數據通信的吉比特串行及源同步I/O口。

Virtex-II系統(tǒng)門密度為4萬到800萬不等,可提供嵌入式系統(tǒng)存儲器。由于這種高密度片上存儲器可提供快速高效的FIFO緩沖區(qū)、移位寄存器及CAM,因此增加了整體系統(tǒng)帶寬。嵌入式RAM模塊及高速存儲接口為帶寬要求很高的系統(tǒng)提供了強大的、基于存儲器的數據通道。

Virtex-II器件及其擴展器件所提供的Platform FPGA功能可解決系統(tǒng)級設計中面臨的信號完整性、復雜系統(tǒng)時鐘管理及板上EMI管理等問題。

B.?。校欤幔簦妫铮颍怼。疲校牵恋能浻矁群?/p>

Platform?。疲校牵潦且环N靈活的解決方案,它在單芯片上集成了一系列軟硬IP內核,同時硬件和固件可隨時升級。FPGA架構的可編程性縮短了系統(tǒng)開發(fā)時間,單個Platform FPGA就可滿足多種應用需要。此外,它還提供了軟硬件協(xié)同設計的靈活性,設計工程師可在開發(fā)周期內便進行系統(tǒng)優(yōu)化。

Platform FPGA采用了IP插入和有源內連技術。采用IP插入技術可將任何大小或形狀的軟硬IP內核無縫地插入到FPGA架構中任何部分,并保持與周圍陣列極佳的連通性。而有源內連技術則提供了有源的布線通道,使得軟硬IP內核無論位于陣列何處均可保持穩(wěn)定、高效的性能。

處理器的性能

用于Platform?。疲校牵恋模牛恚校铮鳎澹?!解決方案為嵌入式處理器提供了最高性能的可編程系統(tǒng),同時還可自由選擇客戶訂制的解決方案。它所采用的嵌入式PowerPC405微處理器內核工作頻率為300MHz,可提供超過420MIP的性能。此外,Virtex-II器件上的MicroBlaze軟處理器內核是32位RISC處理器,工作頻率為125MHz,可提供82MIP的性能。

Virtex-II解決方案中結合了嵌入式乘法器和增強的算術功能,具有超過0.5T-MAC/s的XtremeDSP功能,比業(yè)界最先進的嵌入式DSP處理器內核快100倍以上。將Xilinx的系統(tǒng)生成器與MathWork的MATLAB及Simulink相結合,可為系統(tǒng)和DSP設計工程師提供了一套他們熟悉的、完整的設計工具。

此外,SystemIO充分解決了高性能設計中各式各樣的系統(tǒng)互聯(lián)問題,包括物理接口和協(xié)議,以提供更高的帶寬。為了使Platform?。疲校牵聊軌蛑С肿羁斓耐ㄐ艠藴?,如10G以太網、OC-192、Infiniband和XAUI接口標準,Virtex-II系列FPGA中集成了速度高達吉比特的串行收發(fā)器。SystemIO接口提供了最為靈活的解決方案來兼容一些新興的接口標準,其中包括RapidIO、LDT、SPI4、PCI66、PCI、FlexBus4及POS-PHY4并行總線。

Platform?。疲校牵痢。樱铮脩脤嵗?/p>

一個基于Platform?。疲校牵恋模樱铮脭底诛@示應用實例。數字視頻設計中一個需要解決的關鍵問題是在同一塊電路板上實現不同元件之間以及不同產品間的接口問題。USB2.0、IEEE1394和PCI可實現高速接口,而FPGA則提供了一種理想平臺,為不同的技術提供接口及協(xié)議轉換。

一般來說,數字視頻技術的基礎在于數字圖像處理。本方案中,FPGA可提供性能卓越的DSP處理能力,因此可以通過可編程邏輯來實現數字圖像處理。FPGA為數字視頻流的編解碼提供了一種有效的解決方案,并廣泛用于色彩空間轉換功能、MPEG塊、轉換率控制及Reed-Solomon和維特比解碼器等模塊。

顯示驅動電路采用FPGA則易于編程,可用來控制顯示所需的復雜時序信號,同時還可靈活地實現支持不同顯示元件的多種版本。

小結

現在的FPGA是一種快速有效的開發(fā)平臺,可加快開發(fā)周期,原因在于其擁有靈活的架構、先進的處理技術、強有力的軟件綜合技術及豐富的IP庫,可提供最完整的系統(tǒng)集成解決方案。



評論


相關推薦

技術專區(qū)

關閉