新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 消除單片機電磁干擾解決方案

消除單片機電磁干擾解決方案

作者: 時間:2012-05-30 來源:網(wǎng)絡(luò) 收藏

隨著系統(tǒng)越來越廣泛地應(yīng)用于消費類電子、醫(yī)療、工業(yè)自動化、智能化儀器儀表、航空航天等各領(lǐng)域,系統(tǒng)面臨著(EMI)日益嚴(yán)重的威脅。兼容性(EMC)包含系統(tǒng)的發(fā)射和敏感度兩方面的問題。如果一個系統(tǒng)符合下面三個條件,則該系統(tǒng)是兼容的:

本文引用地址:http://butianyuan.cn/article/171400.htm

① 對其它系統(tǒng)不產(chǎn)生;

② 對其它系統(tǒng)的發(fā)射不敏感;

③ 對系統(tǒng)本身不產(chǎn)生。

假若干擾不能完全,但也要使干擾減少到最小。干擾的產(chǎn)生不是直接的(通過導(dǎo)體、公共阻抗耦合等),就是間接的(通過串?dāng)_或輻射耦合)。電磁干擾的產(chǎn)生是通過導(dǎo)體和通過輻射,很多電磁發(fā)射源,如光照、繼電器、DC電機和日光燈都可引起干擾;AC電源線、互連電纜、金屬電纜和子系統(tǒng)的內(nèi)部電路也都可能產(chǎn)生輻射或接收到不希望的信號。在高速單片機系統(tǒng)中,時鐘電路通常是寬帶噪聲的最大產(chǎn)生源,這些電路可產(chǎn)生高達300 MHz的諧波失真,在系統(tǒng)中應(yīng)該把它們?nèi)サ?。另外,在單片機系統(tǒng)中,最容易受影響的是復(fù)位線、中斷線和控制線。

1 干擾的耦合方式

(1)傳導(dǎo)性EMI

一種最明顯而往往被忽略的能引起電路中噪聲的路徑是經(jīng)過導(dǎo)體。一條穿過噪聲環(huán)境的導(dǎo)線可撿拾噪聲并把噪聲送到其它電路引起干擾。設(shè)計人員必須避免導(dǎo)線撿拾噪聲和在噪聲引起干擾前,用去耦辦法除去噪聲。最普通的例子是噪聲通過電源線進入電路。若電源本身或連接到電源的其它電路是干擾源,則在電源線進入電路之前必須對其去耦。

(2)公共阻抗耦合

當(dāng)來自兩個不同電路的電流流經(jīng)一個公共阻抗時就會產(chǎn)生共阻抗耦合。阻抗上的壓降由兩個電路決定,來自兩個電路的地電流流經(jīng)共地阻抗。電路1的地電位被地電流2調(diào)制,噪聲信號或DC補償經(jīng)共地阻抗從電路2耦合到電路1。

(3)輻射耦合

經(jīng)輻射的耦合通稱串?dāng)_。串?dāng)_發(fā)生在電流流經(jīng)導(dǎo)體時產(chǎn)生電磁場,而電磁場在鄰近的導(dǎo)體中感應(yīng)瞬態(tài)電流。

(4)輻射發(fā)射

輻射發(fā)射有兩種基本類型:差分模式(DM)和共模(CM)。共模輻射或單極天線輻射是由無意的壓降引起的,它使電路中所有地連接抬高到系統(tǒng)地電位之上。就電場大小而言,CM輻射是比DM輻射更為嚴(yán)重的問題。為使CM輻射最小,必須用切合實際的設(shè)計使共模電流降到零。

2 影響EMC的因數(shù)

① 電壓。電源電壓越高,意味著電壓振幅越大,發(fā)射就更多,而低電源電壓影響敏感度。

② 頻率。高頻產(chǎn)生更多的發(fā)射,周期性信號產(chǎn)生更多的發(fā)射。在高頻單片機系統(tǒng)中,當(dāng)器件開關(guān)時產(chǎn)生電流尖峰信號;在模擬系統(tǒng)中,當(dāng)負(fù)載電流變化時產(chǎn)生電流尖峰信號。

③ 接地。在所有EMC問題中,主要問題是不適當(dāng)?shù)慕拥匾鸬?。有三種信號接地方法:單點、多點和混合。在頻率低于1 MHz時,可采用單點接地方法,但不適于高頻;在高頻應(yīng)用中,最好采用多點接地?;旌辖拥厥堑皖l用單點接地,而高頻用多點接地的方法。地線布局是關(guān)鍵,高頻數(shù)字電路和低電平模擬電路的地回路絕對不能混合。

④ PCB設(shè)計。適當(dāng)?shù)挠∷㈦娐钒?PCB)布線對防止EMI是至關(guān)重要的。

⑤ 電源去耦。當(dāng)器件開關(guān)時,在電源線上會產(chǎn)生瞬態(tài)電流,必須衰減和濾掉這些瞬態(tài)電流。來自高di/dt源的瞬態(tài)電流導(dǎo)致地和線跡“發(fā)射”電壓,高di/dt 產(chǎn)生大范圍高頻電流,激勵部件和線纜輻射。流經(jīng)導(dǎo)線的電流變化和電感會導(dǎo)致壓降,減小電感或電流隨時間的變化可使該壓降最小。

3 印刷電路板(PCB)的電磁兼容性設(shè)計

PCB是單片機系統(tǒng)中電路元件和器件的支撐件,它提供電路元件和器件之間的電氣連接。隨著電子技術(shù)的飛速發(fā)展,PCB的密度越來越高。PCB設(shè)計的好壞對單片機系統(tǒng)的電磁兼容性影響很大,實踐證明,即使電路原理圖設(shè)計正確,印刷電路板設(shè)計不當(dāng),也會對單片機系統(tǒng)的可靠性產(chǎn)生不利影響。例如,如果印刷板兩條細平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲。因此,在設(shè)計印刷電路板的時候,應(yīng)注意采用正確的方法,遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求。

3.1 PCB設(shè)計的一般原則

要使電子電路獲得最佳性能,元器件的布局及導(dǎo)線的布設(shè)是很重要的。為了設(shè)計質(zhì)量好、成本低的PCB,應(yīng)遵循以下一般性原則。

(1)特殊元器件布局

首先,要考慮PCB尺寸的大?。篜CB尺寸過大時,印刷線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后,再確定特殊元器件的位置。最后,根據(jù)電路的功能單元,對電路的全部元器件進行布局。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉