新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于AT89S52和ATF1508AS的LED顯示屏的硬件設計

基于AT89S52和ATF1508AS的LED顯示屏的硬件設計

作者: 時間:2012-04-14 來源:網絡 收藏

本文引用地址:http://butianyuan.cn/article/171619.htm


2.3 顯示驅動時序信號的產生
CPLD 與點陣的驅動電路接口如圖 所示,其中:CS為3-8譯碼器片選信號;OE為BMI5026輸出使能信號,控制點陣是否能被點亮;LE為驅動芯片數(shù)據鎖存信號;sck為移位脈沖,將CPLD串行輸出的紅綠數(shù)據串行移入MBI5026(移位寄存器);A-D為雙3-8譯碼器構成的4-16譯碼器的數(shù)據輸入,實現(xiàn)顯示行選通控制; sdr為紅數(shù)據信號線;sdb為綠數(shù)據信號線。
其工作過程為:S3狀態(tài),sck脈沖置0,sdr和sdb分別輸出一位數(shù)據;S4狀態(tài)時,sck置 1,紅和綠數(shù)據分別移入相應移位寄存器BMI5026,若不足8位時,返回S3狀態(tài),若不足一行時,返回S1狀態(tài),讀下一個字節(jié),若完成一行數(shù)據移位過程,則轉S5狀態(tài);S5狀態(tài)時,置le為0,將BMI5026的緩沖寄存中一個顯示行的點陣數(shù)據送輸出寄存器,同時置cs1有效,控制第hcnt行的點陣顯示,然后判斷一屏內容是否顯示完成,返回s1狀態(tài)。圖4為完整的有限狀態(tài)機的狀態(tài)圖。


下面給出LED體驅動時序信號對應的Verilog HDL程序代碼:
s3: begin
sck=1'b0;
sdr= SDA color[0];
sdb= SDC color[1];
OE=1'b1; CE=1'b1;
state=s4;
end
s4: begin // 移位輸出到LED
sck = 1'b1;
shcnt = shcnt +1'b1;
if (shcnt = = 0)
begin
addr=addr+1'b1; //讀完一個字節(jié)地址記數(shù)器加1
byte=byte+8'b1;
if(byte= = nrow)// 如果讀完一行數(shù)據
begin
oe1=1'b1;//關LED顯示
cs=1'b1;
le=1'b0;//驅動芯片寫入數(shù)據
byte = 8'b0;
state=s5;//讀完一行數(shù)據則顯示
end
else state=s1;
end
else state=s3; //當前字節(jié)移位輸出
end
s5: begin
sck=1'b0;
le=1'b0;
counter=hcnt;
OE=1'b1;
CE=1'b0;
if(addr = = nscreen)
addr=0;
oe1=1'b0;
cs=1'b0;
state =s1;
end



評論


相關推薦

技術專區(qū)

關閉