新聞中心

EEPW首頁 > 汽車電子 > 新品快遞 > 賽靈思XtremeDSP開發(fā)工具降低功耗

賽靈思XtremeDSP開發(fā)工具降低功耗

——
作者:電子產(chǎn)品世界 時(shí)間:2006-11-10 來源:eepw 收藏

Xtreme降低功耗并擴(kuò)展 應(yīng)用的性能

Accel及System Generator for DSP 8.2版本工具支持65nm  LX及LXT FPGA

公司宣布其8.2 版本的上市。這些工具包括System Generator for DSP及AccelDSP™,其特色在于已優(yōu)化的DSP支持Virtex™-5 LX 和 LXT,它們是業(yè)內(nèi)唯一的65nm FPGA。新版軟件工具使那些即使不熟悉FPGA的DSP系統(tǒng)設(shè)計(jì)工程師及算法開發(fā)工程師也能夠設(shè)計(jì)、仿真和驗(yàn)證DSP系統(tǒng)。而且與前一代Virtex-4 LX FPGA相比,新的可降低功耗達(dá)40%,DSP性能提高10%并極大地減少了面積。 

“我們一直致力于為客戶提供世界級DSP設(shè)計(jì)工具及方法,這一戰(zhàn)略的實(shí)施正為我們的DSP客戶帶去巨大的利益?!辟愳`思公司處理方案部副總裁兼總經(jīng)理Omid Tahernia說:“System Generator 和AccelDSP開發(fā)工具及 FPGA是我們解決方案策略的核心部分。此外,它們提供業(yè)內(nèi)最高DSP性能、最低DSP功耗及最小的面積,開發(fā)時(shí)間比傳統(tǒng)的RTL設(shè)計(jì)方法縮短5到30倍。我們正幫助客戶在他們的市場上獲得重大的競爭優(yōu)勢?!?

    除了支持Virtex-5 LX 及 LXT FPGA之外,8.2版本的AccelDSP及System Generator也支持賽靈思的較低成本Spartan-3E FPGA產(chǎn)品系列。這些FPGA比較適用于像寬帶接入及家庭聯(lián)網(wǎng)這樣的成本敏感型應(yīng)用。這些應(yīng)用不僅需要技術(shù)的并行處理能力,而且需要最低的邏輯成本,以便集成像接口、外圍設(shè)備及控制邏輯這樣的附加系統(tǒng)功能。

System Generator for DSP 8.2版工具

新型8.2版本System Generator使DSP系統(tǒng)和算法開發(fā)商—不用寫VHDL或Verilog編程—就能夠利用來自MathWorks的MATLAB 及 Simulink 來開發(fā)他們的設(shè)計(jì)。一旦浮點(diǎn)建模完成,設(shè)計(jì)工程師采用賽靈思的比特及周期精確工具箱對其進(jìn)行量化并自動生成HDL/RTL、用于賽靈思FPGA的網(wǎng)表或完整的比特流,包括新的Virtex-5 LX 和 LXT器件。最后,設(shè)計(jì)工程師在Simulink環(huán)境內(nèi)采用高帶寬硬件在環(huán)仿真來驗(yàn)證并調(diào)試實(shí)際FPGA上的設(shè)計(jì)。這次發(fā)布的新品是FIR Compiler 2.0。這種參數(shù)化FIR濾波器編譯器通過添加用于多速率濾波器的對稱系數(shù)優(yōu)化來擴(kuò)展了以前的版本,從而把DSP48資源減少達(dá)50%。

AccelDSP 8.2工具

AccelDSP是業(yè)內(nèi)使DSP設(shè)計(jì)工程師采用MATLAB開發(fā)算法并把它們綜合到RTL之中的唯一工具。該工具使提供定點(diǎn)MATLAB及C/C++仿真模型兩者的自動浮點(diǎn)到定點(diǎn)生成成為可能。它也能提供算法探索,從而讓工程師在采樣率、性能及面積之間進(jìn)行折衷,并提供自動化測試基準(zhǔn)生成。一旦采用AccelDSP 工具生成RTL,System Generator庫模塊可被創(chuàng)建以集成到更大的系統(tǒng)之中。新發(fā)布的8.2版本包含AccelWare™ 算法 IP。

此外,當(dāng)單獨(dú)采購時(shí),針對AccelDSP的新定價(jià)和封裝使工具成本節(jié)省了50%;當(dāng)作為完整的基于模型的設(shè)計(jì)軟件封裝的一部分采購時(shí),工具成本節(jié)省了60%。

關(guān)于Virtex-5

Virtex-5 LX 及 LXT FPGA是全球首批上市的65nm FPGA,也是不斷拓展的賽靈思器件產(chǎn)品線中的最新成員。它們是開發(fā)也需要大量邏輯資源的高性能DSP應(yīng)用的理想選擇,以便集成用于諸如高清晰度H.264編碼器運(yùn)動估值電路這樣的高速I/O功能。其特色在于具有多達(dá)192個(gè)專用DSP48E邏輯片 (每一片含有一個(gè)18x25的乘法器和一個(gè)48位加法器),這些邏輯片能以高達(dá)550 MHz的速度運(yùn)行并且每100 MHz的動態(tài)功耗僅為1.38mW,Virtex-5 FPGA十分適用于作為ASIC的替代或DSP協(xié)處理器。DSP48E邏輯片形成了許多高性能DSP應(yīng)用的核心,這是因?yàn)樗鼈兡軌虮贿B接起來以開發(fā)高度并行的DSP數(shù)據(jù)路徑。Virtex-5 LXT FPGA在業(yè)內(nèi)首次集成了低功耗串行收發(fā)器、內(nèi)置PCI Express®端點(diǎn)塊及以太網(wǎng)媒體接入控制器模塊。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉