新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 法拉電容在RAM數(shù)據(jù)保護(hù)中的應(yīng)用

法拉電容在RAM數(shù)據(jù)保護(hù)中的應(yīng)用

作者: 時間:2011-08-29 來源:網(wǎng)絡(luò) 收藏

法拉也叫超級器,雙電層,其體積小、容量大、電壓記憶特性好、可靠性高。與充電電池相比,具有充電時間短、功率密度高、使用壽命長、低溫特性好及無環(huán)境污染等優(yōu)勢[2]。在電路中采用法拉電容取代電池作后備電源,在提高系統(tǒng)可靠性、延長壽命、降低設(shè)備成本和維護(hù)成本等方面,有十分重要的意義。

本文引用地址:http://butianyuan.cn/article/172521.htm

  本文將通過一個設(shè)計(jì)案例,具體介紹法拉電容在單片機(jī)系統(tǒng)的中的,為嵌入式系統(tǒng)中提供一種可行的參考方法。

  某一采用UT6264C70LL作為的單片機(jī)系統(tǒng),在系統(tǒng)掉電后,要求RAM的數(shù)據(jù)后備時間達(dá)到5天。

  1  硬件設(shè)計(jì)

  采用法拉電容作為RAM后備電源,法拉電容后備時間的典型計(jì)算公式為:

  式中:C(F)為法拉電容的標(biāo)稱容量,Uwork(V)為電路中的正常工作電壓,Umin(V)為電路能工作的最低電壓, t(s)為電路中后備時間,I(A)為電路的負(fù)載電流。

  UT6264CSC70LL的典型數(shù)據(jù)保持電流為1 μA,工作電壓為5 V,數(shù)據(jù)保持所需電壓最低為2 V。取0.1 F的法拉電容,計(jì)算得到RAM的數(shù)據(jù)后備時間為3.35天。而實(shí)際上,當(dāng)RAM的電源電壓降低時,其數(shù)據(jù)保持電流將減小,因而后備時間可以延長。

  另外,電源出現(xiàn)波動時,RAM的片選引腳、寫使能引腳及數(shù)據(jù)線端口也容易引入干擾或不正常的控制時序,從而破壞RAM中的數(shù)據(jù)。因此,需要通過電路設(shè)計(jì),確保電源不正常時讀寫控制端口時序可控,從而增強(qiáng)RAM數(shù)據(jù)的安全。

  電路原理圖如圖1所示。

  當(dāng)電源正常時,5 V電源VCC通過快速整流二極管D1給RAM(U2:UT6264)供電,并通過R1給法拉電容(C1:FM0H104Z)充電。掉電時,D1截止,法拉電容C1作為備份電源,通過R1為U2供電,保證RAM中數(shù)據(jù)不消失。

  在掉電過程中或電源出現(xiàn)波動時,為了增強(qiáng)RAM數(shù)據(jù)的安全性,采用了專用電源監(jiān)控芯片(U3:IMP706),提供系統(tǒng)的監(jiān)控功能。上電、掉電和電網(wǎng)電壓過低時會輸出復(fù)位信號,同時還能跟蹤1.6 s的定時信號,為軟件運(yùn)行提供看門狗定時器(watchdog timer)防護(hù)。當(dāng)電源電壓掉至約4.74 V時,U3向CPU(U1:AT89S52)輸出掉電信號(PW_DN),CPU進(jìn)行掉電應(yīng)急處理和保護(hù)現(xiàn)場,不向RAM芯片進(jìn)行任何讀寫操作。當(dāng)電源電壓進(jìn)一步掉至4.4 V時,U3產(chǎn)生復(fù)位信號,CPU被復(fù)位,同時RAM芯片U2的片選引腳CE2也被置為低電平,確保U2不被讀寫操作。

  

采用法拉電容作為RAM后備電源的電路

  圖1  電路原理圖

  2  軟件設(shè)計(jì)

  本案例電路的地址定義是: RAM地址范圍(8 KB)為0000H~1FFFH;看門狗定時器控制地址為E000H。

  軟件包括主控制程序、掉電中斷處理程序、定時中斷處理程序等。

  

  圖2  主流程

超級電容器相關(guān)文章:超級電容器原理



上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉