新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 利用低噪聲LDO調節(jié)器ADP150為ADF4350 PLL和VCO供電

利用低噪聲LDO調節(jié)器ADP150為ADF4350 PLL和VCO供電

作者: 時間:2012-02-17 來源:網(wǎng)絡 收藏

5.jpg

圖5. 輸出

電源引起相位性能下降的計算公式如下:

1.jpg

其中,L()是在頻率偏移fm時相位噪聲的噪聲貢獻(dBc/Hz);P為推壓系數(shù)(Hz/V);Sfm為給定頻率偏移下的噪聲譜密度(V/√Hz);fm為測量噪聲譜密度所對應的頻率偏移(Hz)。

2.jpg

然后,電源的噪聲貢獻與的噪聲貢獻(其本身極低噪聲電源進行測量)以RSS方式求和,得出采用給定時VCO輸出端的總噪聲。

這些噪聲以RSS方式求和,得出期望的VCO相位噪聲:

1.jpg

本例選擇100 kHz的噪聲譜密度偏移,并使用6 MHz/V的推壓系數(shù),帶理想電源的VCO噪聲取值−110 dBc/Hz。

2.jpg

表2. VCO噪聲的計算和測量

分頻器相關文章:分頻器原理


評論


相關推薦

技術專區(qū)

關閉