新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 改善放大器電路電源抑制比的方法

改善放大器電路電源抑制比的方法

作者: 時(shí)間:2011-08-29 來源:網(wǎng)絡(luò) 收藏

2.3 仿真結(jié)果及輸出曲線

本文引用地址:http://butianyuan.cn/article/178682.htm

e.jpg


在共源里,可看到AVDD=1。這意味著波動(dòng)從VDD無衰減的傳遞到輸出端,由此發(fā)現(xiàn)PSRR=的增益,因而為了增加的PSRR,這一技術(shù)更趨向于增加的增益。然而,該的主要不足在于其低的輸出擺幅,其應(yīng)用受到了頻率較低的限制,在高頻時(shí)PSRR較低。

f.jpg



3 負(fù)反饋技術(shù)
3.1 簡介
由于負(fù)反饋保證了輸出端電壓跟隨輸入端電壓,穩(wěn)定了電路。且了來自像等其它節(jié)點(diǎn)的干擾,并給出了較低的到輸出端的增益,因而了整個(gè)電路的PSRR。

DIY機(jī)械鍵盤相關(guān)社區(qū):機(jī)械鍵盤DIY




關(guān)鍵詞: 抑制 方法 電源 電路 放大器 改善

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉