新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > AD9822及其在面陣CCD系統(tǒng)中的應(yīng)用

AD9822及其在面陣CCD系統(tǒng)中的應(yīng)用

作者: 時(shí)間:2010-12-28 來(lái)源:網(wǎng)絡(luò) 收藏


2 AD9822的結(jié)構(gòu)及其工作原理
2.1 AD9822簡(jiǎn)介
AD9822是美國(guó)ADI公司的一款面向CCD的完善的低功耗單通道模擬信號(hào)處理器,內(nèi)含最高15 MSPS的相關(guān)雙采樣(CDS)電路、可編程增益放大器(PGA)、14位精度的最高采樣率為15 MSPS的轉(zhuǎn)換器,可以對(duì)面陣CCD信號(hào)和模擬視頻信號(hào)進(jìn)行轉(zhuǎn)換。AD9822以其高精度、高速度的模數(shù)轉(zhuǎn)換能力,廣泛應(yīng)用在工業(yè)控制、醫(yī)療儀器、科學(xué)研究等領(lǐng)域的高精度圖像采集系統(tǒng)中。
圖2為AD9822的內(nèi)部結(jié)構(gòu),它提供三通道的信號(hào)輸入,每個(gè)通道由輸入箝位、相關(guān)雙采樣、DAC補(bǔ)償以及可編程增益放大器PGA和高精度轉(zhuǎn)換器構(gòu)成。CCD輸出信號(hào)先后在相關(guān)雙采樣處理單元、增益控制處理單元以及A/D轉(zhuǎn)換處理單元作用下,轉(zhuǎn)換成數(shù)字信號(hào)輸出。
b.JPG

2.2 AD9822的工作原理
本設(shè)計(jì)采用的是單路CDS模式,CCD視頻信號(hào)在進(jìn)入AD9822之前,首先要進(jìn)行交流耦合。由于CCD的輸出信號(hào)包含了一個(gè)較大的直流成分,這個(gè)直流量會(huì)超出后接信號(hào)處理芯片允許的輸入信號(hào)電壓范圍,因此,需要從信號(hào)中去除這個(gè)大的直流分量。在實(shí)際電路中,將CCD的輸出信號(hào)經(jīng)過(guò)一個(gè) O.1μF的耦合電容連接到AD9822的CCD信號(hào)輸入引腳。在本設(shè)計(jì)中,由于CCD輸出信號(hào)的幅值為1.9 V,而AD9822允許的輸入信號(hào)幅值為2 V,所以,經(jīng)過(guò)交流耦合后,CCD輸出信號(hào)可直接進(jìn)入AD9822。之后,視頻信號(hào)首先經(jīng)過(guò)的是輸入箝位電路,箝位電路用來(lái)消除信號(hào)鏈中的殘留偏壓,并且跟蹤C(jī)CD暗像素的頻率成份,錯(cuò)誤的信號(hào)將被過(guò)濾掉,所以噪聲降低,去掉偏壓還可減小對(duì)增益改變的影響。
經(jīng)過(guò)箝位后的信號(hào)進(jìn)入相關(guān)雙采樣電路。電路對(duì)每個(gè)CCD像素信號(hào)進(jìn)行兩次采樣,以提取視頻信息和抑制低頻噪聲。由于CCD每個(gè)像素的輸出信號(hào)中既包含有光敏信號(hào),也包含有復(fù)位脈沖電壓信號(hào),若在光電信號(hào)的積分開始時(shí)和積分結(jié)束時(shí),分別對(duì)輸出信號(hào)采樣,并且使得兩次采樣的間隔時(shí)間遠(yuǎn)小于時(shí)間常數(shù) RonC(Ron為復(fù)位管的導(dǎo)通電阻),則這樣2次采樣的噪聲電壓相差無(wú)幾,而這兩次采樣的時(shí)間又是相關(guān)的。若將兩次采樣值相減,就基本消除了復(fù)位噪聲的干擾,得到信號(hào)電平的實(shí)際有效幅值。如圖1所示,CDSCLK1和CDSCLK2分別用來(lái)對(duì)參考電平和數(shù)據(jù)電平進(jìn)行采樣,ADCCLK為ADC的采樣時(shí)鐘。它們和CCD視頻信號(hào)的位置關(guān)系決定了信號(hào)質(zhì)量的好壞。CDSCLK1,CDSCLK2和ADCCLK均由FPGA實(shí)現(xiàn)。
經(jīng)過(guò)相關(guān)雙采樣后,信號(hào)被送入增益放大器PGA。這里先經(jīng)過(guò)一個(gè)DAC補(bǔ)償?shù)姆答伨W(wǎng)絡(luò),以便更穩(wěn)定地調(diào)節(jié)圖像信號(hào)。DAC offset可以提供-350~+350 mV的信號(hào)補(bǔ)償,步進(jìn)階數(shù)為512,即9 b的分辨率。具體數(shù)值通過(guò)補(bǔ)償寄存器進(jìn)行配置。增益放大器PGA的增益范圍為1~5.7 dB,步進(jìn)階數(shù)為64階,分辨率為6 b,通過(guò)PGA增益寄存器進(jìn)行配置。PGA的增益值和PGA Gain寄存器中的值之間的關(guān)系如下:
c.JPG
式中:G為增益寄存器中的十進(jìn)制的值,變化范圍為0~63。
合理地設(shè)置增益放大器,可將信號(hào)調(diào)節(jié)至ADC允許的最大量程,有利于提高ADC的動(dòng)態(tài)范圍,從而提高圖像質(zhì)量。
經(jīng)過(guò)以上信號(hào)預(yù)處理后,信號(hào)進(jìn)入A/D轉(zhuǎn)換器,AD9822使用的是高性能14 b模數(shù)轉(zhuǎn)換器,高速低耗。差分非線性性能在O.7LsB左右。由CCD視頻信號(hào)的數(shù)據(jù)輸出速率可知,AD采樣率為10 MHz。因?yàn)锳D9822只有8個(gè)數(shù)據(jù)輸出引腳,因此采用分時(shí)輸出高8位和低6位的方法來(lái)實(shí)現(xiàn)14位數(shù)據(jù)的輸出。采樣時(shí)鐘ADCCLK和輸出數(shù)據(jù)關(guān)系如圖2所示。輸出數(shù)據(jù)送入低壓差分線驅(qū)動(dòng)器DS90C031后轉(zhuǎn)換為差分信號(hào),而后送到下一級(jí)處理器進(jìn)行處理。
2.3 AD9822內(nèi)部寄存器的配置
由上面的介紹可知,AD9822的各種功能模式由其內(nèi)部寄存器控制,通過(guò)三線串行接口SLOAD,SDATA,SCK對(duì)內(nèi)部寄存器寫數(shù)據(jù)就可實(shí)現(xiàn)對(duì)其功能模式的配置。AD9822共有8個(gè)8 b的內(nèi)部寄存器,各寄存器的每一位控制不同的內(nèi)容。其中,配置寄存器控制芯片的工作模式和偏置電壓。MUX寄存器控制采樣通道的順序。PGA寄存器和補(bǔ)償寄存器各有3個(gè),分別對(duì)紅、綠、藍(lán)3個(gè)通道做增益控制和信號(hào)補(bǔ)償。設(shè)計(jì)中,由FP-GA提供三線串行接口的時(shí)序及數(shù)據(jù)。

3.AD9822初始化及工作時(shí)序的實(shí)現(xiàn)
3.1 現(xiàn)場(chǎng)可編程門陣列(FPGA)
隨著電子技術(shù)的不斷發(fā)展,電子系統(tǒng)的設(shè)計(jì)方法也發(fā)生了很大的變化,基于EDA技術(shù)的芯片設(shè)計(jì)已經(jīng)代替了傳統(tǒng)的設(shè)計(jì)方法成為電子系統(tǒng)設(shè)計(jì)的主流。現(xiàn)場(chǎng)可編程門陣列(FPGA)是應(yīng)用極為廣泛的一類可編程專用集成電路(ASIC),工程師可以利用它在實(shí)驗(yàn)室里設(shè)計(jì)出所需的專用集成電路,從而縮短產(chǎn)品的開發(fā)周期,降低開發(fā)成本。此外,F(xiàn)PGA還具有可重復(fù)編程和在系統(tǒng)重構(gòu)的特性,使得硬件的功能可以像軟件一樣通過(guò)編程來(lái)修改,這樣就極大地提高了電子系統(tǒng)設(shè)計(jì)的靈活性和通用性。本文選用Xilinx公司的FPGA芯片XC3S50器件,結(jié)合ISE10.1開發(fā)工具,可以實(shí)現(xiàn)電路設(shè)計(jì)、仿真、器件編程等全部功能,開發(fā)調(diào)試靈活。
3.2 AD9822初始化設(shè)置和工作時(shí)序的實(shí)現(xiàn)
要使AD9822正常工作,需要為其提供初始化設(shè)置和驅(qū)動(dòng)時(shí)序,初始化設(shè)置用于設(shè)定該芯片的工作狀態(tài),驅(qū)動(dòng)時(shí)序?yàn)锳/D轉(zhuǎn)換提供正確的采樣時(shí)鐘。選用硬件編程語(yǔ)言VHDL設(shè)計(jì)AD9822的初始化設(shè)置和驅(qū)動(dòng)時(shí)序。VHDL采用自頂向下的設(shè)計(jì)方式,具有很強(qiáng)的系統(tǒng)硬件描述能力和系統(tǒng)仿真能力。


關(guān)鍵詞: A/D

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉