新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 牛人業(yè)話 > STM32再學(xué)習(xí)——實現(xiàn)完美的RS485

STM32再學(xué)習(xí)——實現(xiàn)完美的RS485

作者:jobs 時間:2013-10-23 來源:電子產(chǎn)品世界 收藏

  在遠(yuǎn)距離中,難免受干擾,因此,偉大的牛人們就創(chuàng)造了一種差分傳輸?shù)姆绞?mdash;—方式(以下簡稱)。由兩根差分線來傳輸數(shù)據(jù),比起RS232來說,其傳輸?shù)木嚯x更遠(yuǎn),搞干擾性更強。當(dāng)然,也為了節(jié)省銀子,因此,只保留了一組差分線,也就只能完成同一時刻只接收或發(fā)送數(shù)據(jù)的半雙工了。

本文引用地址:http://butianyuan.cn/article/182410.htm

  在設(shè)計中,我們經(jīng)常使用一個名為的芯片來完成TTL電平至差分電平的轉(zhuǎn)換,這款芯片有一個DE(發(fā)送使能)引腳控制著RS485線的數(shù)據(jù)傳輸方向,而這個引腳何時高電平,何時低電平對我們的數(shù)據(jù)交換質(zhì)量也就起著重大的作用。

  我們先來看一下DE引腳的作用。當(dāng)主設(shè)備完成發(fā)送后,其需要在1byte的時間內(nèi)釋放RS485總線,否則從設(shè)備在收到數(shù)據(jù)后,再回送數(shù)據(jù)時就會與主設(shè)備對總線占用的問題而產(chǎn)生沖突,這在RS485總線上是不允許的——RS485總線沒有仲裁機制。因此,DE引腳就需要在主設(shè)備發(fā)送完成最后一個字節(jié)的最后一位數(shù)據(jù)的一位時間內(nèi)將DE引腳從高電平拉到低電平。

  提供一個應(yīng)用實例來實現(xiàn)精確、高效地控制DE引腳。這里我們使用DMA方式通過UART發(fā)送與接收數(shù)據(jù),那么我們將會用到DMA發(fā)送完成中斷與USART發(fā)送完成中斷。DMA控制器監(jiān)控著整個發(fā)送過程,待發(fā)送數(shù)據(jù)將會不斷地被存入USART數(shù)據(jù)寄存器直到DMA計數(shù)減至零。當(dāng)DMA發(fā)送完成后將觸發(fā)DMA發(fā)送完成中斷,我們就在這個中斷中,將DE引腳的電平拉低。

  我親愛的網(wǎng)友們,你們學(xué)會了嗎?

數(shù)字通信相關(guān)文章:數(shù)字通信原理




關(guān)鍵詞: 微處理器 STM32 RS485 通訊 Max485

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉