新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > 國(guó)內(nèi)首款抗輻射型高性能32位四核并行處理器問(wèn)市

國(guó)內(nèi)首款抗輻射型高性能32位四核并行處理器問(wèn)市

作者: 時(shí)間:2013-11-04 來(lái)源:電子產(chǎn)品世界 收藏

   [中國(guó)·珠海]-2013年10月24日-首家登陸中國(guó)創(chuàng)業(yè)板的本土IC設(shè)計(jì)企業(yè)珠海歐比特控制工程股份有限公司,日前宣布推出一款名為的抗輻射型的高性能、高可靠、高集成度、低功耗的四核并行芯片,這款32位其采用對(duì)稱多處理架構(gòu)(SMP),遵循SPARC V8標(biāo)準(zhǔn),專為高端嵌入式實(shí)時(shí)控制及復(fù)雜計(jì)算等應(yīng)用而設(shè)計(jì)。

本文引用地址:http://butianyuan.cn/article/184986.htm

  芯片內(nèi)部集成4個(gè)相同的高性能核心,每個(gè)處理器核心均由32位RISC整型處理單元(IU)、雙精度浮點(diǎn)處理單元(FPU)、高速一級(jí)緩存(L1 Cache)和存儲(chǔ)器管理單元(MMU)等組成。

  芯片采用AMBA2.0標(biāo)準(zhǔn)總線,其中采用128位帶寬AHB總線作為處理器核心互聯(lián)總線,采用32位帶寬AHB總線作為片內(nèi)高速外設(shè)互聯(lián)總線,采用32位帶寬APB總線作為片內(nèi)低速外設(shè)互聯(lián)總線,各總線間通過(guò)橋接器交換數(shù)據(jù)。

  豐富的片上外設(shè)是S698PM芯片的另一大特點(diǎn),其內(nèi)部集成了包括GPIO、UART、定時(shí)器、中斷控制器、調(diào)試支持單元、存儲(chǔ)器控制器、1553B總線控制器、CAN總線控制器、10M/100M以太網(wǎng)控制器、SpaceWire總線節(jié)點(diǎn)控制器、CCSDS遙控遙測(cè)接口、USB2.0主控器、SPI主控器、I2C主控器等功能模塊。

  S698PM芯片內(nèi)嵌在線調(diào)試支持單元(DSU),允許用戶通過(guò)UART串口或以太網(wǎng)接口訪問(wèn)芯片所有寄存器、存儲(chǔ)器和外設(shè),使軟、硬件調(diào)試變得極為方便。S698PM芯片采用SMP架構(gòu)設(shè)計(jì),支持多核并行處理機(jī)制,利用eCOS、VxWorks、Linux等實(shí)時(shí)嵌入式操作系統(tǒng),用戶可方便地實(shí)現(xiàn)嵌入式實(shí)時(shí)控制系統(tǒng)的高性能多核并行處理設(shè)計(jì)。

  圖示:S698PM內(nèi)部功能模塊框圖

  據(jù)了解,目前S698PM處理器已經(jīng)實(shí)現(xiàn)了批量供貨能力,產(chǎn)品形態(tài)有陶瓷封裝、塑料封裝及IP核可供航空航天、星箭站船、高端工控等領(lǐng)域客戶靈活選擇。

  S698PM主要性能特征:

  w 四核并行處理器,集成了4個(gè)高性能處理器核心,每個(gè)處理器核心配置了:

  ? 32位SPARC V8整型處理單元(IU),符合IEEE-1754標(biāo)準(zhǔn);

  ? 64位雙精度浮點(diǎn)處理單元(FPU),符合IEEE-754標(biāo)準(zhǔn);

  ? 一級(jí)緩存(含指令緩存ICache和數(shù)據(jù)緩存DCache);

  ? 存儲(chǔ)器管理單元MMU;

  ? 硬件乘法器和除法器;

  ? 支持MAC和UMAC等DSP指令;

  ? 7級(jí)指令流水;

  w 基于AMBA2.0標(biāo)準(zhǔn)總線的可裁減結(jié)構(gòu)

  ? 各個(gè)處理器核互聯(lián)總線:128-bit帶寬的AHB;

  ? 片內(nèi)高速外設(shè)互聯(lián)總線:32-bit帶寬的AHB;

  ? 片內(nèi)低速外設(shè)互聯(lián)總線:32-bit帶寬的APB;

  ? 128-bit AHB與32-bit AHB間的轉(zhuǎn)換橋:AHB/AHB bridge;

  ? 32-bit AHB與32-bit APB間的轉(zhuǎn)換橋:AHB/APB bridge;

  w 兩級(jí)緩存結(jié)構(gòu)

  ? L1 Cache :一級(jí)緩存,含ICache和DCache,位于處理器核心中;

  ? L2 Cache :二級(jí)緩存,521KB,位于存儲(chǔ)器控制器與128-bit AHB總線之間;

  w 片內(nèi)外設(shè):

  ? 存儲(chǔ)器控制器,支持ROM、SRAM、DDR2、MAP IO;

  ? 中斷控制器,支持6路可編程的外部中斷;

  ? 4通道的SpaceWire總線節(jié)點(diǎn)控制器;

  ? 2通道的1M/10M速率1553B總線控制器;

  ? 2通道的CAN2.0總線控制器;

  ? CCSDS 用空遙測(cè)TM/TC接口;

  ? 10/100M自適應(yīng)以太網(wǎng)控制器;

  ? USB2.0 HOST接口;

  ? 在線硬件調(diào)試支持單元DSU;

  ? Timer、Wdog、GPIO、UART、I2C、SPI;

  w 抗輻加固設(shè)計(jì)

  ? 內(nèi)部時(shí)序邏輯單元:TMR加固;

  ? 內(nèi)部存儲(chǔ)器模塊:EDAC撿錯(cuò)糾錯(cuò);

  ? 外部存儲(chǔ)器:EDAC撿錯(cuò)糾錯(cuò);

  w 最高主頻:600MHz;

  w 峰值處理能力:2100 MIPS、900MFLOPS(double precision);

  w 工作電壓:

  ? Core:1.0V,±10%;

  ? 普通IO(除DDR2和SpaceWire的IO外):3.3V,±10%;

  ? DDR2 IO:2.5V,±10%;

  ? SpaceWire IO:2.5V,LVDS差分350mV;

  w 芯片功耗:<3W@600MHz。

存儲(chǔ)器相關(guān)文章:存儲(chǔ)器原理




關(guān)鍵詞: SOC 處理器 S698PM

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉