新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Altera Quartus II軟件v13.1編譯時間縮短70%

Altera Quartus II軟件v13.1編譯時間縮短70%

—— 新版軟件包括在編譯時間上的進步,增強了高級設(shè)計流程,提高了效能
作者: 時間:2013-11-06 來源:電子產(chǎn)品世界 收藏

  公司 (NASDAQ: ALTR)今天宣布發(fā)布® II軟件13.1版,通過大幅度優(yōu)化算法以及增強并行處理,與前一版本相比,編譯時間平均縮短了30%,最大達到70%,進一步擴展了在軟件效能方面的業(yè)界領(lǐng)先優(yōu)勢。軟件還包括最新的快速重新編譯特性,適用于客戶對 Stratix® V 設(shè)計進行少量源代碼改動的情形。采用快速重新編譯特性,客戶可以重新使用以前的編譯結(jié)果,從而保持性能,不需要前端設(shè)計劃分,進一步將編譯時間縮短了50%。

本文引用地址:http://www.butianyuan.cn/article/185102.htm

  軟件和IP產(chǎn)品市場主任Alex Grbic評論說:“我們的 II軟件一直能夠隨每一代產(chǎn)品一起發(fā)展,這是源于我們一開始便設(shè)計好的優(yōu)異成熟的軟件體系結(jié)構(gòu)。采用 II最新版軟件的新功能以及增強特性,我們高端的編譯時間比競爭產(chǎn)品快2倍,性能提高了20%。”

  這一最新版還增強了高級設(shè)計工具,擴展了Quartus II軟件的領(lǐng)先優(yōu)勢,因此,客戶提高了效能,受益于器件前沿的功能。Quartus II軟件13.1版增強了其Qsys系統(tǒng)集成工具、 Builder基于模型的設(shè)計環(huán)境,以及面向OpenCL™的Altera SDK。

  · Altera Qsys系統(tǒng)集成工具自動連接知識產(chǎn)權(quán)(IP)功能和子系統(tǒng),從而顯著節(jié)省了時間,減輕了FPGA設(shè)計工作量。使用Qsys,設(shè)計人員能夠無縫集成多種業(yè)界標準接口,包括,Avalon、ARM® AMBA AXI、APB和AHB接口,加速了系統(tǒng)開發(fā)。在Quartus II軟件v13.1中,Qsys增強了系統(tǒng)可視化能力,支持同時查看Qsys系統(tǒng)的多個視圖,進一步提高了效能。這樣,通過在新外設(shè)中增加或者連接組件,更容易修改您的系統(tǒng)。

  · 面向OpenCL的Altera SDK現(xiàn)在全面投產(chǎn),是業(yè)界唯一通過一致性測試的FPGA OpenCL解決方案,符合Khronos集團定義的OpenCL規(guī)范。它提供了軟件友好的編程環(huán)境,在Altera優(yōu)選電路板合作伙伴計劃電路板上使用FPGA,或者使用Altera Cyclone® V SoC開發(fā)板時,支持在Altera SoC上設(shè)計高性能系統(tǒng)。

  · Altera Builder設(shè)計工具支持系統(tǒng)開發(fā)人員在其數(shù)字信號處理()設(shè)計中高效的實現(xiàn)高性能定點和浮點算法。為工程師在設(shè)計過程中提供更多的選擇,更加靈活的設(shè)計,Altera DSP Builder高級模塊庫現(xiàn)在可以集成到MathWorks HDL Coder中。對快速傅里葉變換(FFT)處理的改進包括運行時長度可變FFT,以及10GHz極高數(shù)據(jù)速率的超采樣FFT,以優(yōu)異的性能和多種靈活的選擇來實現(xiàn)這些通用DSP功能。

  Quartus II軟件13.1版包括Altera同類最佳的IP,延時降低了70%,資源利用率提高了50%以上,同時保持了客戶的性能不變,也保持了最常用和性能最高的IP的吞吐量。這些IP內(nèi)核包括10G、40G和100G以太網(wǎng),以及25G至150G Interlaken。



關(guān)鍵詞: Altera Quartus FPGA DSP

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉