新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 高加速度條件下的時鐘源管理設計

高加速度條件下的時鐘源管理設計

作者: 時間:2012-05-23 來源:網(wǎng)絡 收藏

f.JPG

g.JPG

圖2為晶振的模擬通道和數(shù)字通道的對比圖。圖3為在頻率合成圖幅值是h.JPG之間硅振蕩器和晶振的相位對比圖。圖4為總體波形圖,包括頻率合成圖、硅振蕩器輸出圖和晶振的邏輯分析輸出圖。

從圖3中可以清晰地看出,在范圍之內(nèi)相位差是比較小的,上升沿的轉(zhuǎn)換是可以一致的。而在范圍之外相位差就比較大了,上升沿與下降沿相對應,轉(zhuǎn)換會有跳變,不能實現(xiàn)平穩(wěn)轉(zhuǎn)換。通過平穩(wěn)轉(zhuǎn)換電路實現(xiàn)的轉(zhuǎn)換跳變不明顯,示波器上沒有明顯的跳變反應。

4 結(jié)論

通過實驗得出的波形與理論相符,在平穩(wěn)轉(zhuǎn)換能夠?qū)崿F(xiàn)穩(wěn)定轉(zhuǎn)換,這為下一步在高實現(xiàn)時鐘的精度校準提供了可行依據(jù),也為其他的諸如單片機芯片不同頻率下的轉(zhuǎn)換提供了實驗依據(jù)和簡易方法。


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉