新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 現(xiàn)代DAC和DAC緩沖器有助于提升系統(tǒng)性能、簡(jiǎn)化設(shè)計(jì)

現(xiàn)代DAC和DAC緩沖器有助于提升系統(tǒng)性能、簡(jiǎn)化設(shè)計(jì)

作者: 時(shí)間:2012-05-02 來源:網(wǎng)絡(luò) 收藏

在許多控制系統(tǒng)的核心部分,數(shù)模轉(zhuǎn)換器()在系統(tǒng)的性能和精度方面起著關(guān)鍵作用.本文將考察一款新型精密16位,同時(shí)針對(duì)性能可與變壓器媲美的高速互補(bǔ)電流輸出的輸出緩沖談一些想法.

本文引用地址:http://www.butianyuan.cn/article/186489.htm

電壓開關(guān)式16位DAC提供低噪聲、快速建立時(shí)間和更出色的線性度
作者:Padraic O’Reilly

基于突破性10位CMOSAD7520——推出已近40年——的電阻梯乘法DAC最初用于反相運(yùn)算放大器,而放大器的求和點(diǎn) (IOUTA) 則提供了方便的虛擬地(圖1).

圖1. CMOS乘法DAC架構(gòu)

然而,在某些限制條件下,它們也可用于提供同相電壓輸出的電壓開關(guān)配置 其中,運(yùn)算放大器用作電壓(圖2).此處,基準(zhǔn)電壓VIN施加于OUT,輸出電壓VOUT,則由VREF提供.后來不久即出現(xiàn)了針對(duì)這種用途而優(yōu)化的12位版本.

圖2. 電壓開關(guān)模式下的乘法DAC

快速推進(jìn)到現(xiàn)在: 隨著單電源系統(tǒng)的不斷普及,設(shè)計(jì)師面對(duì)一個(gè)挑戰(zhàn),即在維持高電壓下的性能水平的同時(shí)控制功耗.對(duì)能用于這種模式的更高分辨率(最高16位)的器件的需求也日益增加.

在電壓開關(guān)模式下使用乘法DAC的顯著優(yōu)勢(shì)是不會(huì)發(fā)生信號(hào)反相,因此,正基準(zhǔn)電壓會(huì)導(dǎo)致正輸出電壓.但當(dāng)用于該模式時(shí),R-2R梯形架構(gòu)也存在一個(gè)缺陷.相對(duì)于同一DAC用于電流導(dǎo)引模式的情況,與R-2R梯形電阻串聯(lián)的N溝道開關(guān)的非線性電阻將導(dǎo)致積分線性度(INL)下降.

為了克服乘法DAC的不足并同時(shí)保持電壓開關(guān)的優(yōu)勢(shì),人們開發(fā)出了新型的高分辨率DAC,比如AD5541A,(如圖3所示).AD5541A采用一個(gè)部分分段的R-2R梯形網(wǎng)絡(luò)和互補(bǔ)開關(guān),在16位分辨率下可實(shí)現(xiàn)±1-LSB精度,在−40°C至+125°C的整個(gè)額定溫度范圍內(nèi)均無需調(diào)整,其噪聲值為11.8 nV/√Hz,建立時(shí)間為1µs.

圖3. AD5541A架構(gòu)

性能特點(diǎn)
建立時(shí)間: 圖4和圖5比較了乘法DAC在電壓模式下的建立時(shí)間以及AD5541A的建立時(shí)間.當(dāng)輸出上的容性負(fù)載最小時(shí),AD5541A的建立時(shí)間約為1µs.

圖4. 乘法DAC的建立時(shí)間

圖5. AD5541A的建立時(shí)間

噪聲頻譜密度: 表1比較了AD5541A和乘法DAC的噪聲頻譜密度.AD5541A在10kHz下的性能略占優(yōu)勢(shì),在1 kHz下優(yōu)勢(shì)非常明顯.

積分非線性: 積分非線性(INL)衡量DAC的理想輸出與排除增益和失調(diào)誤差之后的實(shí)際輸出之間的最大偏差.與R-2R網(wǎng)絡(luò)串聯(lián)的開關(guān)可能會(huì)影響INL.乘法DAC一般采用NMOS開關(guān).當(dāng)用于電壓開關(guān)模式時(shí),NMOS開關(guān)的源極連接至基準(zhǔn)電壓,漏極連接至梯形電阻,柵極由內(nèi)部邏輯驅(qū)動(dòng)(圖6).

圖6. 乘法DAC開關(guān)

要使電流在NMOS器件中流動(dòng), VGS必須大于閾值電壓, VT.在電壓開關(guān)模式下, VGS = VLOGIC – VIN必須大于VT = 0.7 V.

乘法DAC的R-2R梯形電阻設(shè)計(jì)用于將電流平均分配至各個(gè)引腳.這就要求總接地電阻(從各引腳頂部看)完全相同.這可以通過調(diào)節(jié)開關(guān)來實(shí)現(xiàn),其中,各個(gè)開關(guān)的大小與其導(dǎo)通電阻成比例.如果一個(gè)引腳的電阻發(fā)生變化,則流過該引腳的電流將發(fā)生變化,結(jié)果導(dǎo)致線性度誤差.VIN不能大到會(huì)使開關(guān)關(guān)閉的程度,但必須足以使開關(guān)電阻保持低位,因?yàn)閂IN的變化會(huì)影響VGS 從而導(dǎo)致導(dǎo)通電阻發(fā)生非線性變化,如下所示:

導(dǎo)通電阻的這種變化會(huì)使電流失衡,并使線性度下降.因此,乘法DAC上的電源電壓不能減少太多.相反,基準(zhǔn)電壓超過AGND的值不得高于1V,以維持線性度.對(duì)于5V電源,當(dāng)從1.25V基準(zhǔn)電壓變化至2.5V基準(zhǔn)電壓時(shí),線性度將開始下降,如圖7和圖8所示.當(dāng)電源電壓降至3V時(shí),線性度將完全崩潰,如圖9所示.

圖7. INL of IOUT 乘法DAC在反相模式下的INL,( VDD = 5 V, VREF = 1.25 V)

圖8. INL of IOUT乘法DAC在反相模式下的INL(VDD = 5 V, VREF = 2.5 V)

圖9. 乘法DAC在反相模式下的INL( VDD = 3 V, VREF = 2.5 V)


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: DAC 緩沖器 系統(tǒng)性能

評(píng)論


技術(shù)專區(qū)

關(guān)閉