新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > Allegro自動及交互繞線介紹

Allegro自動及交互繞線介紹

作者: 時(shí)間:2012-01-02 來源:網(wǎng)絡(luò) 收藏

本文介紹及交互的兩種方法,具體請見下面內(nèi)容。隨著高速PCB布線的普及,布線的連通已經(jīng)不能達(dá)到高速PCB設(shè)計(jì)的要求,布線長度要求是高速PCB會涉及到的一個(gè)基本問題。那怎樣在實(shí)際PCB布線中完成這些呢?

本文引用地址:http://www.butianyuan.cn/article/187027.htm

一、 設(shè)定好相關(guān)參數(shù)后通過Specctra進(jìn)行
具體命令在菜單:Route>Elongation by pick,見下圖:

操作步驟:
1,給需要的Net設(shè)定長度規(guī)則
關(guān)于Net等長設(shè)定這里不再做作詳細(xì)介紹,如果對這部分有疑問請參考help相關(guān)文檔。
我們這里舉一個(gè)比較簡單的例子,對一個(gè)只有一對Pin Pair的網(wǎng)絡(luò)設(shè)定一個(gè)絕對長度,可以使用Edit-Properties,對一個(gè)Net進(jìn)行定義,添加Propgation_Delay設(shè)定,值為:L:S:1500:1600,這個(gè)定義意思為給所選Net一個(gè)走線長度限制,范圍為1500mil到1600mil之間,
見下圖:

設(shè)定好了,點(diǎn)擊OK推出即可。
可以用Show Element來檢查一下設(shè)定是否OK,見下圖:

2,開啟長度檢查開關(guān)
點(diǎn)擊菜單Setup>Constraints或者直接點(diǎn)擊工具菜單 ,
出現(xiàn)窗體:

點(diǎn)擊Electrical constraint sets…


上一頁 1 2 下一頁

關(guān)鍵詞: Allegro 自動 繞線

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉