新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 多波形雷達(dá)回波中頻模擬器設(shè)計(jì)

多波形雷達(dá)回波中頻模擬器設(shè)計(jì)

作者: 時(shí)間:2011-08-04 來源:網(wǎng)絡(luò) 收藏

方法2是采用如圖3所示的存儲(chǔ)轉(zhuǎn)發(fā)的方式,具體是:將輸入的待延時(shí)脈沖,用延時(shí)時(shí)鐘采樣后,以左端口地址A在每個(gè)延時(shí)時(shí)鐘周期遞增加1寫入單bit的雙口RAM中,右端口以地址B在每個(gè)延時(shí)時(shí)鐘周期遞增加1進(jìn)行按序讀取,左右端口操作到(2N+1-1)的上限地址后自動(dòng)返回0地址繼續(xù)各自遞增操作。地址A和地址B滿足:B=A—D。D為需要的延時(shí)時(shí)鐘個(gè)數(shù)值。當(dāng)AD時(shí),取負(fù)數(shù)的補(bǔ)碼作為地址B。

本文引用地址:http://butianyuan.cn/article/187411.htm

d.jpg


方法2避免了大延時(shí)情況下觸發(fā)器資源過度耗費(fèi),但存在固定延時(shí),另當(dāng)延時(shí)時(shí)鐘頻率很高時(shí),雙口RAM的讀寫速度難以滿足要求。因此,本系統(tǒng)在實(shí)踐中對(duì)方法2進(jìn)行了改進(jìn)設(shè)計(jì),如圖4所示。

e.jpg


本設(shè)計(jì)將待延時(shí)的脈沖經(jīng)延時(shí)時(shí)鐘采樣后,經(jīng)串并轉(zhuǎn)換形成16 b的數(shù)據(jù),每16個(gè)延時(shí)時(shí)鐘完成一次串/并轉(zhuǎn)換,并輸出一個(gè)16 b寬度的雙口RAM的左端口寫時(shí)鐘,地址A仍按序累加。將地址A末位補(bǔ)上四個(gè)“1”構(gòu)成寬地址x;x—D=Y(補(bǔ)碼形式);式中:D為DSP計(jì)算的延時(shí)時(shí)鐘個(gè)數(shù)值。將Y(二進(jìn)制)的低四位提取出來作為碼值C;其余高位構(gòu)成圖中雙端口RAM的右端口讀地址。其讀時(shí)鐘由圖右的并/串轉(zhuǎn)換單元每16個(gè)延時(shí)時(shí)鐘周期輸出一個(gè)脈沖;并/串轉(zhuǎn)換單元將讀出的16位數(shù)據(jù)轉(zhuǎn)換恢復(fù)為脈沖,經(jīng)過如圖1寄存器方式實(shí)現(xiàn)的4位寄存器延時(shí)環(huán)節(jié)(控制碼為碼值C)延時(shí)后,輸出延時(shí)后的脈沖。
該方法將雙口的讀寫時(shí)鐘降速到延時(shí)時(shí)鐘的16分頻,大大降低了雙口RAM的速度壓力,更易于實(shí)現(xiàn)。另16 b的雙口RAM也可借助片外雙口RAM實(shí)現(xiàn),降低對(duì)FPGA存儲(chǔ)資源的依賴。該方法的缺點(diǎn)是有更大的固定延遲,雖在延時(shí)大時(shí)可預(yù)先由DSP修正控制值,但對(duì)要求延時(shí)小于其固定延時(shí)的情況則無法適用。本系統(tǒng)綜合采用兩種方法解決,即:DSP輸出碼值的最高位決定延時(shí)方法的切換,當(dāng)需求的延時(shí)大于固定延時(shí)時(shí)則采用圖4的方法;而需求的延時(shí)小于固定延時(shí)時(shí)采用圖2的寄存器法。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉