多通道數(shù)字接收機(jī)的設(shè)計(jì)與實(shí)現(xiàn)
通過仿真可以看出,帶寬越窄,阻帶衰減越大,信噪比增益越高。但是當(dāng)阻帶衰減大于30 dB后,信噪比提升不明顯。由于濾波器帶寬越窄對(duì)信號(hào)能量的減少越多,所以濾波器的帶寬不可以無(wú)限的小。
2.2.3 實(shí)現(xiàn)方法
本系統(tǒng)實(shí)際處理中信號(hào)脈寬的范圍為0.2~150 μs。根據(jù)信號(hào)脈寬的不同將信號(hào)分為3類,分別為0.2~1μs,1~10μs,10~150μs。根據(jù)不同的脈寬,設(shè)計(jì)采用了3種不同帶寬的濾波器對(duì)信號(hào)進(jìn)行濾波,分別是5 MHz、1 MHz、0.1 MHz。濾波器設(shè)計(jì)原理如圖6所示。本文引用地址:http://butianyuan.cn/article/187566.htm
從表2、3、4中可以看出本設(shè)計(jì)可以正確地給出各路信號(hào)之間的角度,并且信號(hào)經(jīng)過的濾波器級(jí)數(shù)越多,相位差的標(biāo)準(zhǔn)差就越小,說(shuō)明脈寬匹配濾波器的使用提高了接收機(jī)輸出信號(hào)的信噪比。
4 結(jié)論
本文主要介紹了五通道數(shù)字接收機(jī)的軟硬件實(shí)現(xiàn)方法,整個(gè)設(shè)計(jì)采用一片F(xiàn)PGA作為系統(tǒng)的處理核心,五路模擬信號(hào)通過A/D芯片同步采樣送到FPGA。本系統(tǒng)主要采用基于多相濾波的正交變換理論,使用CORDIC以及FPGA中的IP核搭建軟件設(shè)計(jì)模塊,正交變換后面加入了脈寬匹配濾波器的設(shè)計(jì),提高了輸出信號(hào)的信噪比。實(shí)驗(yàn)結(jié)果表明,系統(tǒng)具有精度高、結(jié)構(gòu)簡(jiǎn)單等性能。
評(píng)論