新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 一種高階音頻均衡濾波器的設(shè)計實現(xiàn)

一種高階音頻均衡濾波器的設(shè)計實現(xiàn)

作者: 時間:2011-03-22 來源:網(wǎng)絡(luò) 收藏

器作為高品質(zhì)音響不可或缺的關(guān)鍵附屬調(diào)節(jié)設(shè)備,在音效調(diào)整修飾方面起著至關(guān)重要的作用。一般器有數(shù)字和模擬兩種實現(xiàn)方法,模擬方法用有源和無源組實現(xiàn),受器件溫度等特性的影響,難以達到較高的可靠性和一致性,且成本較高。數(shù)字實現(xiàn)方法采用數(shù)字,具有較高的靈活性和可靠性。常用的數(shù)字有IIR和FIR兩種。IIR濾波器結(jié)構(gòu)簡單,所需的存儲空間小,但其相位是非線性;FIR濾波器是線性相位濾波器,這對高品質(zhì)音效處理是必要的。本文通過在FPGA內(nèi)設(shè)計了1 024階FIR濾波器實現(xiàn)數(shù)字濾波,通過系數(shù)的重載實現(xiàn)多種頻率響應(yīng)的均衡特性。

本文引用地址:http://www.butianyuan.cn/article/187575.htm

  1 總體概述

  文中設(shè)計的FIR均衡濾波器采用多相濾波結(jié)構(gòu),用時間換取空間,節(jié)省FPGA內(nèi)部資源,以達到在固定資源下的最大階數(shù)。實現(xiàn)結(jié)構(gòu)框圖如圖1所示。

數(shù)字濾波器實現(xiàn)結(jié)構(gòu)框圖

圖1 數(shù)字濾波器實現(xiàn)結(jié)構(gòu)框圖

  輸入序列以及濾波系數(shù)分別存儲在緩存陣列中,在時鐘同步下由控制模塊通過生成相應(yīng)的讀寫地址及使能信號,使其按照一定次序輸出到乘累加模塊進行運算,并輸出最終結(jié)果。系數(shù)可通過外部輸入重載,以實現(xiàn)不同的均衡特性。EP1C3系列FPGA共有13個M4K塊,每個為256 ×18位,取數(shù)據(jù)和系數(shù)的位寬為16位。為了充分利用有限資源,并考慮處理速度及音頻信號速率要求,取每個緩存子模塊的存儲深度為256,即將乘累加模塊復(fù)用256次,每256個系統(tǒng)時鐘周期運算一個采樣點數(shù)據(jù),輸出一個濾波結(jié)果。每個緩存子模塊占用一個M4K塊,連續(xù)4個子模塊串聯(lián),就可實現(xiàn)256 x4=1 024階的要求,再考慮系數(shù)占用的空間,總共消耗8個M4K塊。這也是在有限資源下能實現(xiàn)的最高階數(shù)。

  2 各模塊實現(xiàn)

  2.1 輸入序列緩存模塊

  輸入序列緩沖模塊采用雙口RAM模塊實現(xiàn),將4個級聯(lián)使用,如圖2所示。4個子塊使用相同的讀寫地址及使能信號,采樣數(shù)據(jù)從第一個子塊輸入,第一個子塊的數(shù)據(jù)輸出端與下一級子塊的輸入端直接相連,依次類推。每個緩存子塊的數(shù)據(jù)y1~y4都輸出給乘累加模塊進行運算。

輸入序列緩沖模塊實現(xiàn)框圖

圖2 輸入序列緩沖模塊實現(xiàn)框圖

  該模塊的關(guān)鍵是讀寫地址的控制,寫地址waddr必須滯后讀地址raddr一個時鐘周期,這樣子塊當前輸出數(shù)據(jù)會在下個時鐘寫入下一個子塊的相應(yīng)單元。256個周期后,子塊的數(shù)據(jù)整體移到下一個子塊。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉