新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 一種共基差分低噪聲放大器設計

一種共基差分低噪聲放大器設計

作者: 時間:2010-11-24 來源:網(wǎng)絡 收藏

摘要:在無線通信終端中,放大器是射頻接收系統(tǒng)中的第一級有源電路,對系統(tǒng)性能有重要影響。在深入分析噪聲的基礎上,提出一種采用輸入結構的放大器,電路包括可控增益放大器和增益控制電路。該結構的放大器的輸出電壓直接反映到自動增益控制電路的輸入端。根據(jù)輸出電壓幅值的大小,自動增益控制電路的輸出電壓反饋到低噪聲放大器的增益控制電路比較器的輸入端,進而影響放大器的總體增益?;贘AZZ O.35μmBICMOS工藝設計放大器電路結構,并對電路進行了仿真和分析,結果表明設計的放大器可以更加有效地抑制噪聲,低噪聲放大器能提供25 dB的增益,噪聲系數(shù)小于1 dB,靈敏度達到2 μV。
關鍵詞:低噪聲放大器;輸入;增益;射頻

在無線通信終端中,低噪聲放大器是射頻接收系統(tǒng)中的第一級有源電路,主要功能是放大天線從空中接收到的微弱信號,降低噪聲干擾,以供系統(tǒng)解調(diào)出所需的信息數(shù)據(jù),低噪聲放大器的設計對整個接收機來說是至關重要的。低噪聲放大器在提供增益的同時,應盡可能地減少噪聲,以及完成接收大信號不失真和好的線性度。
在深入分析噪聲問題的基礎上,提出一種輸入結構設計低噪聲放大器的電路結構,電路中包括可控增益放大器和增益控制電路。
低噪聲放大器的輸出電壓直接反映到自動增益控制電路的輸入端,根據(jù)輸出電壓幅值的大小,自動增益控制電路的輸出電壓反饋到低噪聲放大器的增益控制電路比較器的輸入端,進而影響放大器的總體增益。基于JAZZ O.35 μmBICMOS工藝設計放大器電路,這種結構的電路具有低噪聲高增益的特點。

1 低噪聲中的噪聲問題
最常見的噪聲源是平帶(Flatband)噪聲,也稱白噪聲。平帶噪聲源產(chǎn)生散粒噪聲和熱噪聲。散粒噪聲是由電子通過一個勢壘的離散量子性質(zhì)產(chǎn)生的,通常與二極管和雙極晶體管有關。散粒噪聲的產(chǎn)生必須具備兩個條件:直流電流的存在以及帶電載流子必需越過勢壘以產(chǎn)生電流。散粒噪聲計算公式:
a.JPG
式中,q為電子電荷,ID為正向結電流,△f是單位頻率的噪聲頻寬。
可以看出,散粒噪聲與結電流的平方根成正比,與頻率大小和溫度無關。將散粒噪聲電流乘以動態(tài)結阻抗,可將散粒噪聲表達為噪聲電壓。
熱噪聲是由器件內(nèi)的載流子隨機運動產(chǎn)生的。任何元器件,只要有直流電阻,就存在熱噪聲(交流電阻是一個等效的概念,不單獨產(chǎn)生熱噪聲)。由于噪聲過程是隨機的,它的幅值符合高斯分布,表征熱噪聲通常的方法就是測量其產(chǎn)生噪聲的器件的平均噪聲功率。
其噪聲功率公式如下:
b.JPG
式中,K為波爾茲曼常數(shù),K=1.38x10-23J/K,T為絕對溫度,△f是單位頻率的噪聲頻寬。因此,熱噪聲與頻率大小無關。
電阻的熱電壓是電阻、溫度和測量帶寬的函數(shù):
c.JPG
式中,En為在給定溫度下電阻R在帶寬△f上電路產(chǎn)生的RMS(均方根)噪聲電壓。
式(3)兩邊除以電阻值后即得諾頓等效噪聲源:
d.JPG
按1 Hz帶寬對RMS噪聲電壓和噪聲電流進行歸一化,即可得到頻譜密度:
e.JPG
與散粒噪聲電流的情況一樣,如果信號幅度增大比噪聲更快,則可通過增加噪聲的絕對幅度來提高電路的性能。

2 低噪聲放大器的設計
2.1 低噪聲放大器電路的結構設計
兩種常見的低噪聲放大器分別為:雙極型輸入和CMOS輸入。傳統(tǒng)上,CMOS放大器以低輸入偏置電流而聞名,卻總是受高電壓噪聲所累。典型的CMOS放大器的平帶噪聲為幾十nV/Hz,1/f噪聲的峰至峰值范圍為幾微伏。雙極型放大器本身噪聲較低,是低噪聲應用的最常見選擇。
在射頻范圍內(nèi),MOS管的主要噪聲源為溝道熱噪聲、柵感應噪聲與柵分布電阻熱噪聲。由于MOS晶體管的溝道電阻產(chǎn)生比較大的熱噪聲,所以選擇雙極輸入會得到一個相對較好的噪聲系數(shù)。低噪聲雙極型放大器,可提供極低的輸入電壓噪聲密度和相對較高的輸入電流噪聲密度。
單端LNA結構對于接地的寄生電感非常靈敏。差分結構由于對稱點上的增量(交流)接地,不會受到電流源接地回路中寄生參數(shù)的影響。差分結構的另一個重要優(yōu)點是它有抑制共模干擾的能力。這一考慮在混合信號應用中特別重要,因為無論是電源電壓還是襯底電壓都可能含有噪聲。為使在高頻時的共模抑制比最大,關鍵是絕對要使版圖盡可能地對稱。差分結構的放大器對抑制噪聲也有顯著的作用。雙極型LNA共基極結構相對于共射極電路具有三個顯著的優(yōu)點:更為簡單的輸入匹配、更高的線性度和更大的逆向隔離,所以電路采用共基極輸入。
2.2 低噪聲放大器的電路設計
低噪聲放大器整體結構如圖1所示,電路分為3部分,其中模塊VGLNA是可控增益放大器,這部分的增益可以改變。模塊CON1和CON2為增益控制電路,通過AGC的控制電壓來調(diào)整VGLNA的增益。對模塊VGLNA的設計目標是使增益達到25 dB以上。模塊CON1和CON2的設計目標是通過改變節(jié)點IN1、IN2電壓值,使VGLNA的增益變化不超出AGC的動態(tài)范圍。

本文引用地址:http://www.butianyuan.cn/article/187715.htm

f.JPG


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉