新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 高精度3階delta-sigma調(diào)制器的設(shè)計(jì)

高精度3階delta-sigma調(diào)制器的設(shè)計(jì)

作者: 時(shí)間:2010-11-07 來源:網(wǎng)絡(luò) 收藏



4 結(jié)論
本文提出一個(gè)用在ADC中的16位的3階8級(jí)量化的三階單環(huán)Delta-sigma。為了提高電路性能,實(shí)現(xiàn)較高的SNR和DR,減少量化噪聲的影響,在設(shè)計(jì)NTF時(shí)采用前饋方式和局部反饋的結(jié)構(gòu),并進(jìn)行零點(diǎn)優(yōu)化,通過這些方法優(yōu)化了輸出SNR,提高DR,降低量化噪聲,使得電路對(duì)于量化噪聲有較好的敏感度。根據(jù)仿真結(jié)果,這個(gè)DSM的峰值SNR可以達(dá)到145dB以上,在3階的系統(tǒng)和128的過采樣率下,達(dá)到相當(dāng)高的SNR,之后用Verilog語(yǔ)言對(duì)各電路模塊進(jìn)行建模與仿真。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉