新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于TS201的多DSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

基于TS201的多DSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2010-05-12 來(lái)源:網(wǎng)絡(luò) 收藏

0 引言

隨著軟件無(wú)線(xiàn)電技術(shù)的發(fā)展,以及大寬帶高分辨率多路信號(hào)和多種信號(hào)處理方式的采用,信號(hào)處理中的運(yùn)算量與數(shù)據(jù)吞吐量急劇上升,于是,越來(lái)越多的系統(tǒng)采取多的并行處理方式來(lái)滿(mǎn)足實(shí)時(shí)處理的性能要求。并行處理系統(tǒng)通常由多個(gè)處理單元組成,并通過(guò)一定的方法將一個(gè)任務(wù)分成若干個(gè)子任務(wù),再分別由各處理單元去完成。一個(gè)合適的系統(tǒng)結(jié)構(gòu)往往可以大大提高系統(tǒng)的運(yùn)行效率,簡(jiǎn)化軟件的實(shí)現(xiàn),并且方便軟硬件的更新和維護(hù)。

1A-簡(jiǎn)介

A-是美國(guó)模擬器件(ADI)公司繼101之后推出的一款高性能處理器,可廣泛應(yīng)用于大存儲(chǔ)量、高性能、高速度的信號(hào)處理和圖象處理系統(tǒng)中。TS本身提供有可實(shí)現(xiàn)互連所需的片內(nèi)總線(xiàn)仲裁控制和特有的鏈路口??梢苑奖愕囊愿鞣N拓?fù)浣Y(jié)構(gòu)互連DSP,以滿(mǎn)足大運(yùn)算量的需求。TS201的主要性能指標(biāo)如下:

◇最高工作主頻可達(dá)600 MHz,指令周期為1.67 ns,可支持單指令多數(shù)據(jù)(SIMD)操作;

◇采用LVDS技術(shù)和DDR方式傳輸數(shù)據(jù),單向最大速率為500 MB/s,數(shù)據(jù)吞吐量為4 GB/s;

◇4條128位數(shù)據(jù)總線(xiàn)可與6個(gè)4MB的RAM相連,其34位地址總線(xiàn)可提供4GB的尋址空間;

◇有4個(gè)鏈路口,每個(gè)鏈路口可提供1.2 GB/s的傳輸速率,并可同時(shí)進(jìn)行DMA傳輸;

◇可通過(guò)共享總線(xiàn)提供無(wú)縫連接以用于片內(nèi)集成總線(xiàn)的仲裁控制;

◇片上SDRAM控制器和片上DMA控制器可提供14條DMA通道。

2多DSP并行系統(tǒng)的結(jié)構(gòu)

圖1所示為常見(jiàn)的多DSP并行處理網(wǎng)絡(luò)結(jié)構(gòu)。TS201芯片在組成多DSP系統(tǒng)時(shí),處理單元之間的網(wǎng)絡(luò)結(jié)構(gòu)一般可采用如下幾種形式:

本文引用地址:http://butianyuan.cn/article/188159.htm


圖片點(diǎn)擊可在新窗口打開(kāi)查看

第一種是各處理單元有各自獨(dú)立的數(shù)據(jù)存儲(chǔ)器,它們通過(guò)通信口相連成分布式并行系統(tǒng),稱(chēng)為松耦合式系統(tǒng)。松耦合式系統(tǒng)中的處理單元的連接方式很多,有線(xiàn)形、樹(shù)形、星形、網(wǎng)孔、超立方體結(jié)構(gòu)等。其中樹(shù)形和星形網(wǎng)絡(luò)的優(yōu)點(diǎn)是網(wǎng)絡(luò)管理容易,數(shù)據(jù)通信時(shí)尋徑簡(jiǎn)單,缺點(diǎn)是處理單元數(shù)目較多時(shí),“根”節(jié)點(diǎn)或中央節(jié)點(diǎn)處理單元的輸入/輸出吞吐量太大,容易造成通信瓶頸。超立體結(jié)構(gòu)則以多維形式來(lái)增強(qiáng)網(wǎng)絡(luò)的通信能力,它的優(yōu)點(diǎn)是網(wǎng)絡(luò)全對(duì)稱(chēng),在節(jié)點(diǎn)連接特性、通信長(zhǎng)度、算法的嵌入性、與其它連接形式的兼容性之間可提供很好的平衡,但隨著處理單元個(gè)數(shù)的增多,該形式對(duì)網(wǎng)絡(luò)硬件的要求也會(huì)增加。

第二種是共享總線(xiàn)或共享存儲(chǔ)器系統(tǒng),稱(chēng)之為緊耦合式并行系統(tǒng)。共享總線(xiàn)系統(tǒng)可使多個(gè)處理單元共同使用一套數(shù)據(jù)總線(xiàn),其存儲(chǔ)器所占用的地址段在各DSP中通常是相同的,這種結(jié)構(gòu)的優(yōu)點(diǎn)是簡(jiǎn)單,在DSP數(shù)目較少時(shí),可以達(dá)到較高的加速比;但在DSP較多時(shí),共享總線(xiàn)將造成頻繁的總線(xiàn)沖突和等待,從而引起各處理單元等待總線(xiàn)令牌的時(shí)間大大增加。

另外,將上面兩種結(jié)構(gòu)結(jié)合使用的系統(tǒng)也很常見(jiàn)。這些方式在利用其外部總線(xiàn)構(gòu)成一個(gè)緊耦合結(jié)構(gòu)的數(shù)據(jù)通路的同時(shí),DSP之間還可通過(guò)LINK口以流式松耦合結(jié)構(gòu)的方式互連,兩種結(jié)構(gòu)相輔相成,能夠適應(yīng)不同算法的需求,以達(dá)到最佳的資源利用。但也會(huì)使軟件變得比較復(fù)雜。

干涉儀相關(guān)文章:干涉儀原理



上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉