新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > FPGA構(gòu)成3/3相雙繞組感應(yīng)發(fā)電機勵磁控制系統(tǒng)

FPGA構(gòu)成3/3相雙繞組感應(yīng)發(fā)電機勵磁控制系統(tǒng)

作者: 時間:2012-11-06 來源:網(wǎng)絡(luò) 收藏

如圖3所示,將A/D轉(zhuǎn)換器的控制信號映射為DSP的三個外部端口:A0、ADCS(和ADRD使用一個端口)和CONVST。在中使用邏輯譯碼器對端口譯碼。利用AHDL語言編寫的譯碼程序如下:

TABLE

A[23..12],IS,RW=>A0,ADCS,CONVST,PWM1,PWM2,PWM3,PWM,PRO,CLEAR;

H″810″,0,0=> 0,1,1,1,1,1,1,1,1;

H″811″,0,1=> 1,0,1,1,1,1,1,1,1;

H″812″,0,0=> 1,1,0,1,1,1,1,1,1;

H″813″,0,1=> 1,1,1,0,1,1,1,1,1;

H″814″,0,0=> 1,1,1,1,0,1,1,1,1;

H″815″,0,0=> 1,1,1,1,1,0,1,1,1;

H″816″,0,0=> 1,1,1,1,1,1,0,1,1;

H″817″,0,1=> 1,1,1,1,1,1,1,0,1;

H″817″,0,0=> 1,1,1,1,1,1,1,1,0;

END TABLE

其中,0表示低電平,1表示高電平。RW=1表示讀,RW=0表示寫。

DSP對這三個端口進行操作就可以控制A/D轉(zhuǎn)換器:寫CONVST端口可以啟動A/D轉(zhuǎn)換器;讀ADCS端口可以從A/D轉(zhuǎn)換器中讀到數(shù)據(jù);寫數(shù)據(jù)到A0端口可以設(shè)置不同的通道。 使用上述方法可以實現(xiàn)DSP和A/D轉(zhuǎn)換器之間的無縫快速連接。

4 使用實現(xiàn)PWM脈沖的產(chǎn)生和死區(qū)的注入

除了管理DSP和外設(shè)的接口外,還完成PWM脈沖的產(chǎn)生和死區(qū)的注入。使用參考文獻[1]介紹的方法,將PWM芯片和死區(qū)發(fā)生器集成在FPGA中,就可以使DSP專注于復(fù)雜算法的實現(xiàn),而將PWM處理交給FPGA系統(tǒng),使系統(tǒng)運行于準并行處理狀態(tài)。

5 使用FPGA實現(xiàn)系統(tǒng)保護

為了保護發(fā)電機和IGBT功率器件,系統(tǒng)提供了多種保護功能:變流器直流側(cè)過壓保護;變流器交流電流過流保護;變流器過溫保護;發(fā)電機輸出過壓保護;IPM錯誤保護。 使用如圖4所示的硬件邏輯來實現(xiàn)保護功能。當(dāng)FPGA檢測到相應(yīng)的故障信號時,D觸發(fā)器輸出一個錯誤信號,使與門輸出一個低電平,此低電平封鎖住所有的PWM脈沖,并觸發(fā)一個DSP的外部中斷信號。當(dāng)DSP響應(yīng)外部中斷時,可以使用PRO端口讀到錯誤的狀態(tài)位。CLEAR端口用來清除D觸發(fā)器,系統(tǒng)因此可以重復(fù)啟動。

圖5給出了本控制系統(tǒng)的實驗波形圖:變流器的輸出電流基本為正弦;變流器側(cè)電容電壓穩(wěn)定在365V;功率繞組側(cè)輸出電壓穩(wěn)定在510V。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉