新聞中心

EEPW首頁 > 測試測量 > 設(shè)計(jì)應(yīng)用 > 基于SOPC數(shù)據(jù)采集與控制系統(tǒng)的設(shè)計(jì)

基于SOPC數(shù)據(jù)采集與控制系統(tǒng)的設(shè)計(jì)

作者: 時間:2012-09-02 來源:網(wǎng)絡(luò) 收藏

摘要:基于技術(shù)設(shè)計(jì)了一個綜合應(yīng)用系統(tǒng);實(shí)現(xiàn)了鍵值、顯示,并將采集到的數(shù)據(jù)通過串口送給上位機(jī);也可以接收上位機(jī)送來的數(shù)據(jù),控制點(diǎn)亮相應(yīng)的二極管且將接收到的數(shù)據(jù)顯示在數(shù)碼管上。系統(tǒng)硬件由FPGA及外圍電路組成,采用了性能優(yōu)良的Nios II軟核處理器;軟件在Altera公司的軟件集成開發(fā)工具Nios II IDE下應(yīng)用C語言編程。該系統(tǒng)工作可靠,在實(shí)際的應(yīng)用設(shè)計(jì)中有一定的參考價(jià)值。
關(guān)鍵詞:;控制;軟核處理器;數(shù)據(jù);工作可靠

隨著IC設(shè)計(jì)與工藝水平的提高,可編程邏輯器件FPGA因其功能強(qiáng)大,設(shè)計(jì)靈活,開發(fā)周期短等特點(diǎn),得到了越來越廣泛的應(yīng)用。片上可編程系統(tǒng)(System On Programmable Chip,)的設(shè)計(jì)方法更是越來越受到重視。將微處理器、存儲器、定時器、通用I/O接口等系統(tǒng)設(shè)計(jì)必需的功能模塊以及用戶設(shè)計(jì)的特定功能的模塊集成到一片可編程邏輯器件上,構(gòu)成一個軟、硬件可編程的片上系統(tǒng)。采用NiosⅡ軟核處理器,使設(shè)計(jì)具有更大的靈活性。NiosⅡ系列32位RISC嵌入式處理器具有超過200DMIP的性能,在低成本FPGA中實(shí)現(xiàn)成本只有35美分,可以在多種系統(tǒng)設(shè)置組合中進(jìn)行選擇,滿足成本和功能要求。這種設(shè)計(jì)方式使整個系統(tǒng)的裁減、擴(kuò)充、升級變的容易,可縮短系統(tǒng)的開發(fā)周期,節(jié)省開發(fā)成本,延長產(chǎn)品的生命周期。

1 系統(tǒng)總體框圖
系統(tǒng)一方面采集按鍵的鍵值顯示在數(shù)碼管上,并將鍵值數(shù)據(jù)通過串口送給PC;另一方面通過串口接收由PC發(fā)來的數(shù)據(jù),將收到的數(shù)據(jù)顯示在數(shù)碼管上,由收到的數(shù)據(jù)控制相應(yīng)的發(fā)光二極管亮。系統(tǒng)方框圖如圖1所示。

本文引用地址:http://butianyuan.cn/article/193299.htm

d.JPG


整個系統(tǒng)由Altera支持SOPC的CycloneII高性能、低成本、低功耗的FPGA和一些外圍電路組成。采用了Nios II嵌入式處理器,在FPGA芯片上實(shí)現(xiàn)核心控制處理功能。外圍電路主要有串行通信接口,LED數(shù)碼管、發(fā)光二極管,鍵盤,F(xiàn)lash、SRAM存儲器等組成。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉