新聞中心

EEPW首頁 > 測試測量 > 設(shè)計(jì)應(yīng)用 > 基于FPGA的視頻信號(hào)發(fā)生器設(shè)計(jì)

基于FPGA的視頻信號(hào)發(fā)生器設(shè)計(jì)

作者: 時(shí)間:2011-04-14 來源:網(wǎng)絡(luò) 收藏

3 軟件設(shè)計(jì)
本文軟件設(shè)計(jì)主要對單片機(jī)和進(jìn)行編程。其中對單片機(jī)編程主要應(yīng)用C語言進(jìn)行編程,對主要應(yīng)用VHDL語言編寫。其中單片機(jī)程序框圖如圖4所示。程序流程框圖如圖5所示。

本文引用地址:http://www.butianyuan.cn/article/194997.htm

d.JPG



4 結(jié)論
本文介紹了一種基于FPGA的數(shù)字,此能夠同時(shí)產(chǎn)生CamerLink和LVDS制式的,同時(shí)此可通過人機(jī)對話的方式對所產(chǎn)生的視頻信號(hào)中的目標(biāo)、背景灰度、目標(biāo)大小、運(yùn)動(dòng)速度等參數(shù)實(shí)時(shí)更改,從而達(dá)到檢測圖像處理平臺(tái)目標(biāo)分辨能力、目標(biāo)捕獲能力、目標(biāo)捕獲目標(biāo)跟蹤速度、目標(biāo)跟蹤精度等指標(biāo)的目的。因此具有一定應(yīng)用價(jià)值。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉