新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 頻率特性測(cè)試儀的設(shè)計(jì)

頻率特性測(cè)試儀的設(shè)計(jì)

作者: 時(shí)間:2009-03-13 來(lái)源:網(wǎng)絡(luò) 收藏
1 引言
是一個(gè)網(wǎng)絡(luò)性能最直觀的反映。儀用于測(cè)量網(wǎng)絡(luò)的幅頻特性和相頻特性,是根據(jù)掃頻法的測(cè)量原理設(shè)計(jì),是一種快速、簡(jiǎn)便、實(shí)時(shí)、動(dòng)態(tài)、多參數(shù)、直觀的測(cè)量?jī)x器,可廣泛應(yīng)用于電子工程等領(lǐng)域。由于模擬式掃頻儀價(jià)格昂貴,不能直接得到相頻特性,更不能打印網(wǎng)絡(luò)的頻率響應(yīng)曲線,給使用帶來(lái)諸多不便。為此,設(shè)計(jì)了低頻段數(shù)字式儀。該儀采用數(shù)字直接頻率合成技術(shù)專用的集成電路AD985l產(chǎn)生掃頻信號(hào),以單片機(jī)和FPGA為控制核心,通過(guò)A/D和D/A轉(zhuǎn)換器等接口電路,實(shí)現(xiàn)掃頻信號(hào)頻率的步進(jìn)調(diào)整、數(shù)字顯示及被測(cè)網(wǎng)絡(luò)幅頻特性與相頻特性的數(shù)顯等。該系統(tǒng)成本低廉,掃頻范圍較寬(10 Hz~1MHz),可方便地與打印機(jī)連接,實(shí)現(xiàn)頻率特性曲線的打印。

2 多功能計(jì)數(shù)器設(shè)計(jì)方案
2.1 幅頻和相頻特性測(cè)量方案
方案1:利用公式H(s)=R(s)/E(s),以沖擊函數(shù)為激勵(lì),則輸出信號(hào)的拉氏變換與系統(tǒng)函數(shù)相等。但是產(chǎn)生性能很好的沖擊函數(shù)比較困難,需要對(duì)采集的數(shù)據(jù)做FFT變換,需要占用大量的硬件和軟件資源,且精度也受到限制。
方案2:掃頻測(cè)試法。當(dāng)系統(tǒng)在正弦信號(hào)的激勵(lì)下,穩(wěn)態(tài)時(shí),響應(yīng)信號(hào)與輸入激勵(lì)信號(hào)頻率相同,其幅值比即為該頻率的幅頻響應(yīng)值,而兩者的相位差即為相頻特性值。采用頻率逐點(diǎn)步進(jìn)的測(cè)試方法。無(wú)需對(duì)信號(hào)進(jìn)行時(shí)域與頻域的變換計(jì)算,通過(guò)對(duì)模擬量的測(cè)量與計(jì)算完成,且精度較高。
綜上所述,選擇方案2。
2.2 掃描信號(hào)產(chǎn)生方案
方案1:采用單片函數(shù)發(fā)生器。其頻率可由外圍電路控制。產(chǎn)生的信號(hào)頻率穩(wěn)定度低,抗干擾能力差,靈活性差。
方案2:采用數(shù)字鎖相環(huán)頻率合成技術(shù)。但鎖相環(huán)本身是一個(gè)惰性環(huán)節(jié),頻率轉(zhuǎn)換時(shí)間長(zhǎng),整個(gè)測(cè)試儀的反應(yīng)速度就會(huì)很慢,而且?guī)挷桓摺?br /> 方案3:采用數(shù)字直接頻率合成技術(shù)(DDFS)。以單片機(jī)和FPGA為控制核心,通過(guò)相位累加器的輸出尋址波形存儲(chǔ)器中的數(shù)據(jù),以產(chǎn)生固定頻率的正弦信號(hào)。該方案實(shí)現(xiàn)簡(jiǎn)單,頻率穩(wěn)定,抗干擾能力強(qiáng)。
綜上分析,采用方案3。
2.3 幅度檢測(cè)方案
方案1:采用二極管峰值檢測(cè)電路。但是二極管的導(dǎo)通壓降會(huì)帶來(lái)較大誤差,小信號(hào)測(cè)量精度不高,而且模擬電路易受到外部的影響,穩(wěn)定性不高。
方案2:采用真有效值檢測(cè)器件。該方法電路簡(jiǎn)單,精度高,穩(wěn)定性高。
綜上所述,采用方案2。
2.4 相位檢測(cè)方案
方案1:相位電壓轉(zhuǎn)換法。采用低通濾波法和積分法。低通濾波法的濾波環(huán)節(jié)和精度不高;積分法精度較高,但是對(duì)積分電路和放電回路的要求很高。
方案2:計(jì)數(shù)法。兩路信號(hào)經(jīng)整形異或后,所得的脈沖占空比能反映相位差的大小,由此測(cè)得其相位差。采用多周期同步計(jì)數(shù)法,可使量化誤差大大減小,精度很高。
綜上所述,選取方案2。

本文引用地址:http://butianyuan.cn/article/195927.htm


3 系統(tǒng)總體設(shè)計(jì)
該系統(tǒng)以單片機(jī)和FPGA為控制核心,用DDFS技術(shù)產(chǎn)生頻率掃描信號(hào),采用真有效值檢測(cè)器件AD637測(cè)量信號(hào)幅度。在FPGA中,采用高頻脈沖計(jì)數(shù)的方法測(cè)量相位差,經(jīng)過(guò)單片機(jī)運(yùn)算,可得到100 Hz~100 kHz中任意頻率的幅頻特性和相頻特性數(shù)據(jù),實(shí)現(xiàn)在該頻段的自動(dòng)掃描,并在示波器上同時(shí)顯示幅頻和相頻特性曲線。用鍵盤控制系統(tǒng)實(shí)現(xiàn)各種功能,并且在LCD同步顯示相應(yīng)的功能和數(shù)據(jù),人機(jī)交互界面友好。圖1給出系統(tǒng)總體設(shè)計(jì)框圖。


4 理論分析與計(jì)算
4.1 掃頻測(cè)試法理論依據(jù)
設(shè)頻率響應(yīng)為H(jω)的實(shí)系數(shù)線性時(shí),不變系統(tǒng)在信號(hào)x(n)_Acos(ω0n+f)激勵(lì)下的穩(wěn)態(tài)輸出為y(n)。利用三角恒等式,可將輸入表示為2個(gè)復(fù)指數(shù)函數(shù)之和:


因此,輸出信號(hào)和輸入信號(hào)是頻率相同的正弦波,僅有兩點(diǎn)不同:第一,振幅被|H(ejω)|加權(quán),即網(wǎng)絡(luò)系統(tǒng)在ω=ω0的幅度函數(shù)值;第二,輸出信號(hào)相對(duì)于輸入信號(hào)有一個(gè)數(shù)量為q(ω0)的相位時(shí)延,即網(wǎng)絡(luò)系統(tǒng)在ω=ω0的相位值。
4.2 DDS信號(hào)源
根據(jù)DDFS原理所產(chǎn)生的波形頻率為:


式中fclk為基準(zhǔn)頻率,M為相位增量因子,N為累加器的位數(shù)。M取22,N取24。
為得到100 kHz的信號(hào),而且在每個(gè)周期希望取到32個(gè)以上點(diǎn),則累加器輸出后級(jí)D/A轉(zhuǎn)換需要至少3.2 MHz的速度,于是選取建立時(shí)間為30 ns、10位的DAC900,不僅滿足了對(duì)D/A轉(zhuǎn)換速度的要求,而且具有10位數(shù)據(jù)線,減少了D/A轉(zhuǎn)換中固有的量化誤差。fclk取40MHz,頻率的最小步進(jìn):


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉