新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 業(yè)界動(dòng)態(tài) > 研究人員為IoT打造開(kāi)放源碼的處理器核心

研究人員為IoT打造開(kāi)放源碼的處理器核心

作者: 時(shí)間:2016-04-07 來(lái)源:經(jīng)濟(jì)日?qǐng)?bào) 收藏

  蘇黎世聯(lián)邦理工學(xué)院(ETHZurich)與義大利波隆納大學(xué)(UniversityofBologna)的研究人員共同開(kāi)發(fā)出一款開(kāi)放源碼的PULPino,專為低功耗的穿戴式裝置與物聯(lián)網(wǎng)()應(yīng)用最佳化。

本文引用地址:http://butianyuan.cn/article/201604/289350.htm

  開(kāi)放源碼和協(xié)同開(kāi)發(fā)是當(dāng)今軟體世界的標(biāo)準(zhǔn)作法,例如Linux。盡管也有一些像OpenRISC與Opencores等硬體計(jì)劃,開(kāi)放源碼的硬體在板級(jí)開(kāi)發(fā)時(shí)更能取得較大動(dòng)能。例如Arduino與RaspberryPi的PCB設(shè)計(jì)可公開(kāi)取得。然而,這些開(kāi)發(fā)板上所采用的晶片仍然是專有的。

  如今,這支由ETHZurich教授LucaBenini帶領(lǐng)的研究團(tuán)隊(duì)已將其微系統(tǒng)的一項(xiàng)完整設(shè)計(jì)公開(kāi)在公共領(lǐng)域了,這就是PULP計(jì)劃(平行超低功耗)的衍生系統(tǒng)。

  32位元的PULPino是專為以電池供電的超低功耗裝置而設(shè)計(jì),其算術(shù)指令也是開(kāi)放源碼的:研究人員們打造的這款可相容于加州大學(xué)柏克萊分校(UCBerkeley)所開(kāi)發(fā)的RISC-V開(kāi)放源碼指令集。

  PULPino是更通用的PULP之簡(jiǎn)化版,內(nèi)建單一處理元素以取代4處理元素叢集,而且也簡(jiǎn)化了指令與資料RAM,并于2015年時(shí)采用FPGA建置。根據(jù)官網(wǎng)的簡(jiǎn)報(bào)資料,PULPino核心稱為RI5CY,是一種RISC-V的4階循序管線建置。

  研究人員開(kāi)發(fā)的處理器核心可媲美ARMCortex-M4核心,擁有趨近于1的每周期數(shù)指令集,支援基礎(chǔ)整數(shù)指令集(RV32I)、壓縮指令集(RV32C)以及部份支援乘法指令集擴(kuò)展(RV32M)。它為硬體回路建置了非標(biāo)準(zhǔn)擴(kuò)展、后遞增加載與儲(chǔ)存指令集、ALU與MAC作業(yè)。為了執(zhí)行FreeRTOS等嵌入式作業(yè)系統(tǒng),并支援特權(quán)規(guī)格子集。當(dāng)核心閑置時(shí),該平臺(tái)可切換至低功耗模式,在出現(xiàn)事件/中斷時(shí)僅啟動(dòng)單一事件單元并喚醒核心作業(yè)。

  PULP四核心IC采用Globalfoundries的28nm制程,已于2015年11月投片;首批ULPino核心設(shè)計(jì)則在2016年1月采用聯(lián)電(UMC)的65nmCMOS制程投片。PULPino平臺(tái)可用于RTL模擬,實(shí)現(xiàn)FPGA與SoC。擁有完整的除錯(cuò)支援,包括FreeRTOS;作業(yè)于400MHz時(shí)脈頻率與1.2V的電壓,晶片功耗約32.8mW。

  根據(jù)研究人員表示,使用PULPino的授權(quán)將會(huì)“十分寬松”,而且也與正開(kāi)發(fā)中的另一開(kāi)放源碼處理器lowRISC一致。

  “從最近許多開(kāi)放源碼硬體的例子來(lái)看,使用權(quán)經(jīng)常受到獨(dú)家銷售權(quán)與非競(jìng)爭(zhēng)條款的限制,”Benini說(shuō),“但我們開(kāi)發(fā)的系統(tǒng)并未針對(duì)授權(quán)附加任何限制條件。”

  研究人員預(yù)計(jì),PULPino可以用來(lái)驅(qū)動(dòng)智慧手表、監(jiān)測(cè)生理功能的感測(cè)器或物聯(lián)網(wǎng)傳感器。PULPino目前已經(jīng)用于瑞士與歐洲研究機(jī)構(gòu)的其他研究計(jì)劃,以及英國(guó)劍橋大學(xué)(CambridgeUniversity)。

  Benini認(rèn)為,歐洲的中小企業(yè)(SME)應(yīng)該也會(huì)對(duì)PULPino感興趣,因?yàn)樗麄兘?jīng)常無(wú)法負(fù)擔(dān)開(kāi)發(fā)ASIC的成本。透過(guò)開(kāi)放來(lái)源的免授權(quán)費(fèi)設(shè)計(jì),可望大幅降低開(kāi)發(fā)成本,從而使SME與ETH受惠。



關(guān)鍵詞: IoT 處理器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉