新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > ARM攜手臺(tái)積電打造多核10納米FinFET測(cè)試芯片 推動(dòng)前沿移動(dòng)計(jì)算未來(lái)

ARM攜手臺(tái)積電打造多核10納米FinFET測(cè)試芯片 推動(dòng)前沿移動(dòng)計(jì)算未來(lái)

作者: 時(shí)間:2016-05-23 來(lái)源:電子產(chǎn)品世界 收藏

  今日發(fā)布了首款采用臺(tái)積電公司(TSMC)10納米工藝技術(shù)的多核 64位 ?v8-A 處理器測(cè)試芯片。仿真基準(zhǔn)檢驗(yàn)結(jié)果顯示,相較于目前常用于多款頂尖智能手機(jī)計(jì)算芯片的16納米+工藝技術(shù),此測(cè)試芯片展現(xiàn)更佳運(yùn)算能力與功耗表現(xiàn)。

本文引用地址:http://butianyuan.cn/article/201605/291532.htm

  此款測(cè)試芯片的成功驗(yàn)證(設(shè)計(jì)定案完成于2015 年第四季度)是 與臺(tái)積電持續(xù)成功合作的重要里程碑。該驗(yàn)證完備的設(shè)計(jì)方案包含了IP、EDA工具、設(shè)計(jì)流程及方法,能夠使新客戶采用臺(tái)積電最先進(jìn)的 工藝完成設(shè)計(jì)定案。此外,SoC 設(shè)計(jì)人員還能利用基礎(chǔ) IP模塊 (包括標(biāo)準(zhǔn)組件庫(kù)、嵌入式內(nèi)存及標(biāo)準(zhǔn) I/O) 開發(fā)最具競(jìng)技爭(zhēng)力的 SoC,以達(dá)到最高效能、最低功耗及最小面積的目標(biāo)。

  ARM執(zhí)行副總裁兼產(chǎn)品事業(yè)部總裁Pete Hutton表示:“高級(jí)移動(dòng)應(yīng)用 SoC 設(shè)計(jì)的首項(xiàng)指導(dǎo)原則就是能效,因?yàn)楝F(xiàn)今市場(chǎng)對(duì)設(shè)備性能的要求越來(lái)越高。臺(tái)積電的 16納米FFLL+ 工藝與 ARM Cortex? 處理器奠定了能效的新標(biāo)準(zhǔn)。我們與臺(tái)積電在10納米FinFET工藝技術(shù)上的合作,可確保在SoC層面上的效率,使我們的芯片合作伙伴在維持嚴(yán)苛的功耗標(biāo)準(zhǔn)的同時(shí)能夠有更大空間實(shí)現(xiàn)創(chuàng)新?!?/p>

  臺(tái)積電研發(fā)副總裁侯永清表示:“通過(guò)與ARM 合作,使我們?cè)诠に嚭虸P 的生態(tài)系統(tǒng)上能快速進(jìn)展,并加速客戶的產(chǎn)品開發(fā)周期。通力協(xié)作,我們正在定義能夠持續(xù)促進(jìn)移動(dòng)市場(chǎng)發(fā)展的處理器技術(shù)。最新的成果就是結(jié)合 ARM 處理器與臺(tái)積電10納米FinFET 技術(shù),為各種尖端移動(dòng)和消費(fèi)電子產(chǎn)品的終端用戶帶來(lái)嶄新體驗(yàn)?!?/p>

  此款最新的測(cè)試芯片是 ARM 與臺(tái)積電長(zhǎng)期致力于先進(jìn)工藝技術(shù)的成果,基于 2014 年 10 月宣布的首次 10納米FinFET 技術(shù)合作。ARM與臺(tái)積電共同的IC設(shè)計(jì)客戶也獲益于早期獲得 ARM Artisan? 物理 IP 與ARM Cortex-A72 處理器的 16納米 FinFET+ 設(shè)計(jì)定案,此款高效能處理器已被當(dāng)今多款市場(chǎng)主要和暢銷計(jì)算設(shè)備采用。



關(guān)鍵詞: ARM FinFET

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉